Branch data Line data Source code
1 : : // SPDX-License-Identifier: GPL-2.0
2 : : /*
3 : : * Procfs interface for the PCI bus
4 : : *
5 : : * Copyright (c) 1997--1999 Martin Mares <mj@ucw.cz>
6 : : */
7 : :
8 : : #include <linux/init.h>
9 : : #include <linux/pci.h>
10 : : #include <linux/slab.h>
11 : : #include <linux/module.h>
12 : : #include <linux/proc_fs.h>
13 : : #include <linux/seq_file.h>
14 : : #include <linux/capability.h>
15 : : #include <linux/uaccess.h>
16 : : #include <linux/security.h>
17 : : #include <asm/byteorder.h>
18 : : #include "pci.h"
19 : :
20 : : static int proc_initialized; /* = 0 */
21 : :
22 : 0 : static loff_t proc_bus_pci_lseek(struct file *file, loff_t off, int whence)
23 : : {
24 : 0 : struct pci_dev *dev = PDE_DATA(file_inode(file));
25 : 0 : return fixed_size_llseek(file, off, whence, dev->cfg_size);
26 : : }
27 : :
28 : 0 : static ssize_t proc_bus_pci_read(struct file *file, char __user *buf,
29 : : size_t nbytes, loff_t *ppos)
30 : : {
31 : 0 : struct pci_dev *dev = PDE_DATA(file_inode(file));
32 : 0 : unsigned int pos = *ppos;
33 : 0 : unsigned int cnt, size;
34 : :
35 : : /*
36 : : * Normal users can read only the standardized portion of the
37 : : * configuration space as several chips lock up when trying to read
38 : : * undefined locations (think of Intel PIIX4 as a typical example).
39 : : */
40 : :
41 [ # # ]: 0 : if (capable(CAP_SYS_ADMIN))
42 : 0 : size = dev->cfg_size;
43 [ # # ]: 0 : else if (dev->hdr_type == PCI_HEADER_TYPE_CARDBUS)
44 : : size = 128;
45 : : else
46 : 0 : size = 64;
47 : :
48 [ # # ]: 0 : if (pos >= size)
49 : : return 0;
50 : 0 : if (nbytes >= size)
51 : : nbytes = size;
52 [ # # ]: 0 : if (pos + nbytes > size)
53 : 0 : nbytes = size - pos;
54 : 0 : cnt = nbytes;
55 : :
56 [ # # # # ]: 0 : if (!access_ok(buf, cnt))
57 : : return -EINVAL;
58 : :
59 : 0 : pci_config_pm_runtime_get(dev);
60 : :
61 [ # # # # ]: 0 : if ((pos & 1) && cnt) {
62 : 0 : unsigned char val;
63 : 0 : pci_user_read_config_byte(dev, pos, &val);
64 [ # # ]: 0 : __put_user(val, buf);
65 : 0 : buf++;
66 : 0 : pos++;
67 : 0 : cnt--;
68 : : }
69 : :
70 [ # # # # ]: 0 : if ((pos & 3) && cnt > 2) {
71 : 0 : unsigned short val;
72 : 0 : pci_user_read_config_word(dev, pos, &val);
73 [ # # ]: 0 : __put_user(cpu_to_le16(val), (__le16 __user *) buf);
74 : 0 : buf += 2;
75 : 0 : pos += 2;
76 : 0 : cnt -= 2;
77 : : }
78 : :
79 [ # # ]: 0 : while (cnt >= 4) {
80 : 0 : unsigned int val;
81 : 0 : pci_user_read_config_dword(dev, pos, &val);
82 [ # # ]: 0 : __put_user(cpu_to_le32(val), (__le32 __user *) buf);
83 : 0 : buf += 4;
84 : 0 : pos += 4;
85 : 0 : cnt -= 4;
86 : : }
87 : :
88 [ # # ]: 0 : if (cnt >= 2) {
89 : 0 : unsigned short val;
90 : 0 : pci_user_read_config_word(dev, pos, &val);
91 [ # # ]: 0 : __put_user(cpu_to_le16(val), (__le16 __user *) buf);
92 : 0 : buf += 2;
93 : 0 : pos += 2;
94 : 0 : cnt -= 2;
95 : : }
96 : :
97 [ # # ]: 0 : if (cnt) {
98 : 0 : unsigned char val;
99 : 0 : pci_user_read_config_byte(dev, pos, &val);
100 [ # # ]: 0 : __put_user(val, buf);
101 : 0 : buf++;
102 : 0 : pos++;
103 : 0 : cnt--;
104 : : }
105 : :
106 : 0 : pci_config_pm_runtime_put(dev);
107 : :
108 : 0 : *ppos = pos;
109 : 0 : return nbytes;
110 : : }
111 : :
112 : 0 : static ssize_t proc_bus_pci_write(struct file *file, const char __user *buf,
113 : : size_t nbytes, loff_t *ppos)
114 : : {
115 : 0 : struct inode *ino = file_inode(file);
116 : 0 : struct pci_dev *dev = PDE_DATA(ino);
117 : 0 : int pos = *ppos;
118 : 0 : int size = dev->cfg_size;
119 : 0 : int cnt, ret;
120 : :
121 : 0 : ret = security_locked_down(LOCKDOWN_PCI_ACCESS);
122 [ # # ]: 0 : if (ret)
123 : 0 : return ret;
124 : :
125 [ # # ]: 0 : if (pos >= size)
126 : : return 0;
127 : 0 : if (nbytes >= size)
128 : : nbytes = size;
129 [ # # ]: 0 : if (pos + nbytes > size)
130 : 0 : nbytes = size - pos;
131 : 0 : cnt = nbytes;
132 : :
133 [ # # # # ]: 0 : if (!access_ok(buf, cnt))
134 : : return -EINVAL;
135 : :
136 : 0 : pci_config_pm_runtime_get(dev);
137 : :
138 [ # # # # ]: 0 : if ((pos & 1) && cnt) {
139 : 0 : unsigned char val;
140 : 0 : __get_user(val, buf);
141 : 0 : pci_user_write_config_byte(dev, pos, val);
142 : 0 : buf++;
143 : 0 : pos++;
144 : 0 : cnt--;
145 : : }
146 : :
147 [ # # # # ]: 0 : if ((pos & 3) && cnt > 2) {
148 : 0 : __le16 val;
149 : 0 : __get_user(val, (__le16 __user *) buf);
150 : 0 : pci_user_write_config_word(dev, pos, le16_to_cpu(val));
151 : 0 : buf += 2;
152 : 0 : pos += 2;
153 : 0 : cnt -= 2;
154 : : }
155 : :
156 [ # # ]: 0 : while (cnt >= 4) {
157 : 0 : __le32 val;
158 : 0 : __get_user(val, (__le32 __user *) buf);
159 : 0 : pci_user_write_config_dword(dev, pos, le32_to_cpu(val));
160 : 0 : buf += 4;
161 : 0 : pos += 4;
162 : 0 : cnt -= 4;
163 : : }
164 : :
165 [ # # ]: 0 : if (cnt >= 2) {
166 : 0 : __le16 val;
167 : 0 : __get_user(val, (__le16 __user *) buf);
168 : 0 : pci_user_write_config_word(dev, pos, le16_to_cpu(val));
169 : 0 : buf += 2;
170 : 0 : pos += 2;
171 : 0 : cnt -= 2;
172 : : }
173 : :
174 [ # # ]: 0 : if (cnt) {
175 : 0 : unsigned char val;
176 : 0 : __get_user(val, buf);
177 : 0 : pci_user_write_config_byte(dev, pos, val);
178 : 0 : buf++;
179 : 0 : pos++;
180 : 0 : cnt--;
181 : : }
182 : :
183 : 0 : pci_config_pm_runtime_put(dev);
184 : :
185 : 0 : *ppos = pos;
186 : 0 : i_size_write(ino, dev->cfg_size);
187 : 0 : return nbytes;
188 : : }
189 : :
190 : : struct pci_filp_private {
191 : : enum pci_mmap_state mmap_state;
192 : : int write_combine;
193 : : };
194 : :
195 : 0 : static long proc_bus_pci_ioctl(struct file *file, unsigned int cmd,
196 : : unsigned long arg)
197 : : {
198 : 0 : struct pci_dev *dev = PDE_DATA(file_inode(file));
199 : : #ifdef HAVE_PCI_MMAP
200 : 0 : struct pci_filp_private *fpriv = file->private_data;
201 : : #endif /* HAVE_PCI_MMAP */
202 : 0 : int ret = 0;
203 : :
204 : 0 : ret = security_locked_down(LOCKDOWN_PCI_ACCESS);
205 [ # # ]: 0 : if (ret)
206 : 0 : return ret;
207 : :
208 [ # # # # : 0 : switch (cmd) {
# ]
209 : 0 : case PCIIOC_CONTROLLER:
210 : 0 : ret = pci_domain_nr(dev->bus);
211 : 0 : break;
212 : :
213 : : #ifdef HAVE_PCI_MMAP
214 : : case PCIIOC_MMAP_IS_IO:
215 : : if (!arch_can_pci_mmap_io())
216 : : return -EINVAL;
217 : : fpriv->mmap_state = pci_mmap_io;
218 : : break;
219 : :
220 : 0 : case PCIIOC_MMAP_IS_MEM:
221 : 0 : fpriv->mmap_state = pci_mmap_mem;
222 : 0 : break;
223 : :
224 : 0 : case PCIIOC_WRITE_COMBINE:
225 [ # # ]: 0 : if (arch_can_pci_mmap_wc()) {
226 [ # # ]: 0 : if (arg)
227 : 0 : fpriv->write_combine = 1;
228 : : else
229 : 0 : fpriv->write_combine = 0;
230 : : break;
231 : : }
232 : : /* If arch decided it can't, fall through... */
233 : : #endif /* HAVE_PCI_MMAP */
234 : : /* fall through */
235 : : default:
236 : : ret = -EINVAL;
237 : : break;
238 : : }
239 : :
240 : 0 : return ret;
241 : : }
242 : :
243 : : #ifdef HAVE_PCI_MMAP
244 : 0 : static int proc_bus_pci_mmap(struct file *file, struct vm_area_struct *vma)
245 : : {
246 : 0 : struct pci_dev *dev = PDE_DATA(file_inode(file));
247 : 0 : struct pci_filp_private *fpriv = file->private_data;
248 : 0 : int i, ret, write_combine = 0, res_bit = IORESOURCE_MEM;
249 : :
250 [ # # # # ]: 0 : if (!capable(CAP_SYS_RAWIO) ||
251 : 0 : security_locked_down(LOCKDOWN_PCI_ACCESS))
252 : 0 : return -EPERM;
253 : :
254 [ # # ]: 0 : if (fpriv->mmap_state == pci_mmap_io) {
255 : : if (!arch_can_pci_mmap_io())
256 : : return -EINVAL;
257 : : res_bit = IORESOURCE_IO;
258 : : }
259 : :
260 : : /* Make sure the caller is mapping a real resource for this device */
261 [ # # ]: 0 : for (i = 0; i < PCI_STD_NUM_BARS; i++) {
262 [ # # # # ]: 0 : if (dev->resource[i].flags & res_bit &&
263 : 0 : pci_mmap_fits(dev, i, vma, PCI_MMAP_PROCFS))
264 : : break;
265 : : }
266 : :
267 [ # # ]: 0 : if (i >= PCI_STD_NUM_BARS)
268 : : return -ENODEV;
269 : :
270 [ # # ]: 0 : if (fpriv->mmap_state == pci_mmap_mem &&
271 [ # # ]: 0 : fpriv->write_combine) {
272 [ # # ]: 0 : if (dev->resource[i].flags & IORESOURCE_PREFETCH)
273 : : write_combine = 1;
274 : : else
275 : : return -EINVAL;
276 : : }
277 : 0 : ret = pci_mmap_page_range(dev, i, vma,
278 : : fpriv->mmap_state, write_combine);
279 : 0 : if (ret < 0)
280 : : return ret;
281 : :
282 : : return 0;
283 : : }
284 : :
285 : 0 : static int proc_bus_pci_open(struct inode *inode, struct file *file)
286 : : {
287 : 0 : struct pci_filp_private *fpriv = kmalloc(sizeof(*fpriv), GFP_KERNEL);
288 : :
289 [ # # ]: 0 : if (!fpriv)
290 : : return -ENOMEM;
291 : :
292 : 0 : fpriv->mmap_state = pci_mmap_io;
293 : 0 : fpriv->write_combine = 0;
294 : :
295 : 0 : file->private_data = fpriv;
296 : :
297 : 0 : return 0;
298 : : }
299 : :
300 : 0 : static int proc_bus_pci_release(struct inode *inode, struct file *file)
301 : : {
302 : 0 : kfree(file->private_data);
303 : 0 : file->private_data = NULL;
304 : :
305 : 0 : return 0;
306 : : }
307 : : #endif /* HAVE_PCI_MMAP */
308 : :
309 : : static const struct proc_ops proc_bus_pci_ops = {
310 : : .proc_lseek = proc_bus_pci_lseek,
311 : : .proc_read = proc_bus_pci_read,
312 : : .proc_write = proc_bus_pci_write,
313 : : .proc_ioctl = proc_bus_pci_ioctl,
314 : : #ifdef CONFIG_COMPAT
315 : : .proc_compat_ioctl = proc_bus_pci_ioctl,
316 : : #endif
317 : : #ifdef HAVE_PCI_MMAP
318 : : .proc_open = proc_bus_pci_open,
319 : : .proc_release = proc_bus_pci_release,
320 : : .proc_mmap = proc_bus_pci_mmap,
321 : : #ifdef HAVE_ARCH_PCI_GET_UNMAPPED_AREA
322 : : .proc_get_unmapped_area = get_pci_unmapped_area,
323 : : #endif /* HAVE_ARCH_PCI_GET_UNMAPPED_AREA */
324 : : #endif /* HAVE_PCI_MMAP */
325 : : };
326 : :
327 : : /* iterator */
328 : 0 : static void *pci_seq_start(struct seq_file *m, loff_t *pos)
329 : : {
330 : 0 : struct pci_dev *dev = NULL;
331 : 0 : loff_t n = *pos;
332 : :
333 [ # # ]: 0 : for_each_pci_dev(dev) {
334 [ # # ]: 0 : if (!n--)
335 : : break;
336 : : }
337 : 0 : return dev;
338 : : }
339 : :
340 : 0 : static void *pci_seq_next(struct seq_file *m, void *v, loff_t *pos)
341 : : {
342 : 0 : struct pci_dev *dev = v;
343 : :
344 : 0 : (*pos)++;
345 : 0 : dev = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, dev);
346 : 0 : return dev;
347 : : }
348 : :
349 : 0 : static void pci_seq_stop(struct seq_file *m, void *v)
350 : : {
351 [ # # ]: 0 : if (v) {
352 : 0 : struct pci_dev *dev = v;
353 : 0 : pci_dev_put(dev);
354 : : }
355 : 0 : }
356 : :
357 : 0 : static int show_device(struct seq_file *m, void *v)
358 : : {
359 : 0 : const struct pci_dev *dev = v;
360 : 0 : const struct pci_driver *drv;
361 : 0 : int i;
362 : :
363 [ # # ]: 0 : if (dev == NULL)
364 : : return 0;
365 : :
366 : 0 : drv = pci_dev_driver(dev);
367 : 0 : seq_printf(m, "%02x%02x\t%04x%04x\t%x",
368 : 0 : dev->bus->number,
369 : : dev->devfn,
370 : 0 : dev->vendor,
371 : 0 : dev->device,
372 : : dev->irq);
373 : :
374 : : /* only print standard and ROM resources to preserve compatibility */
375 [ # # ]: 0 : for (i = 0; i <= PCI_ROM_RESOURCE; i++) {
376 : 0 : resource_size_t start, end;
377 : 0 : pci_resource_to_user(dev, i, &dev->resource[i], &start, &end);
378 : 0 : seq_printf(m, "\t%16llx",
379 : : (unsigned long long)(start |
380 : 0 : (dev->resource[i].flags & PCI_REGION_FLAG_MASK)));
381 : : }
382 [ # # ]: 0 : for (i = 0; i <= PCI_ROM_RESOURCE; i++) {
383 : 0 : resource_size_t start, end;
384 : 0 : pci_resource_to_user(dev, i, &dev->resource[i], &start, &end);
385 : 0 : seq_printf(m, "\t%16llx",
386 [ # # ]: 0 : dev->resource[i].start < dev->resource[i].end ?
387 : 0 : (unsigned long long)(end - start) + 1 : 0);
388 : : }
389 : 0 : seq_putc(m, '\t');
390 [ # # ]: 0 : if (drv)
391 : 0 : seq_puts(m, drv->name);
392 : 0 : seq_putc(m, '\n');
393 : 0 : return 0;
394 : : }
395 : :
396 : : static const struct seq_operations proc_bus_pci_devices_op = {
397 : : .start = pci_seq_start,
398 : : .next = pci_seq_next,
399 : : .stop = pci_seq_stop,
400 : : .show = show_device
401 : : };
402 : :
403 : : static struct proc_dir_entry *proc_bus_pci_dir;
404 : :
405 : 182 : int pci_proc_attach_device(struct pci_dev *dev)
406 : : {
407 : 182 : struct pci_bus *bus = dev->bus;
408 : 182 : struct proc_dir_entry *e;
409 : 182 : char name[16];
410 : :
411 [ + + ]: 182 : if (!proc_initialized)
412 : : return -EACCES;
413 : :
414 [ + + ]: 91 : if (!bus->procdir) {
415 [ - + ]: 13 : if (pci_proc_domain(bus)) {
416 : 0 : sprintf(name, "%04x:%02x", pci_domain_nr(bus),
417 : 0 : bus->number);
418 : : } else {
419 : 13 : sprintf(name, "%02x", bus->number);
420 : : }
421 : 13 : bus->procdir = proc_mkdir(name, proc_bus_pci_dir);
422 [ + - ]: 13 : if (!bus->procdir)
423 : : return -ENOMEM;
424 : : }
425 : :
426 : 91 : sprintf(name, "%02x.%x", PCI_SLOT(dev->devfn), PCI_FUNC(dev->devfn));
427 : 91 : e = proc_create_data(name, S_IFREG | S_IRUGO | S_IWUSR, bus->procdir,
428 : : &proc_bus_pci_ops, dev);
429 [ + - ]: 91 : if (!e)
430 : : return -ENOMEM;
431 : 91 : proc_set_size(e, dev->cfg_size);
432 : 91 : dev->procent = e;
433 : :
434 : 91 : return 0;
435 : : }
436 : :
437 : 0 : int pci_proc_detach_device(struct pci_dev *dev)
438 : : {
439 : 0 : proc_remove(dev->procent);
440 : 0 : dev->procent = NULL;
441 : 0 : return 0;
442 : : }
443 : :
444 : 0 : int pci_proc_detach_bus(struct pci_bus *bus)
445 : : {
446 : 0 : proc_remove(bus->procdir);
447 : 0 : return 0;
448 : : }
449 : :
450 : 13 : static int __init pci_proc_init(void)
451 : : {
452 : 13 : struct pci_dev *dev = NULL;
453 : 13 : proc_bus_pci_dir = proc_mkdir("bus/pci", NULL);
454 : 13 : proc_create_seq("devices", 0, proc_bus_pci_dir,
455 : : &proc_bus_pci_devices_op);
456 : 13 : proc_initialized = 1;
457 [ + + ]: 104 : for_each_pci_dev(dev)
458 : 91 : pci_proc_attach_device(dev);
459 : :
460 : 13 : return 0;
461 : : }
462 : : device_initcall(pci_proc_init);
|