Branch data Line data Source code
1 : : /*
2 : : * SPDX-License-Identifier: MIT
3 : : *
4 : : * Copyright © 2014-2018 Intel Corporation
5 : : */
6 : :
7 : : #include "i915_drv.h"
8 : : #include "intel_context.h"
9 : : #include "intel_engine_pm.h"
10 : : #include "intel_gt.h"
11 : : #include "intel_ring.h"
12 : : #include "intel_workarounds.h"
13 : :
14 : : /**
15 : : * DOC: Hardware workarounds
16 : : *
17 : : * This file is intended as a central place to implement most [1]_ of the
18 : : * required workarounds for hardware to work as originally intended. They fall
19 : : * in five basic categories depending on how/when they are applied:
20 : : *
21 : : * - Workarounds that touch registers that are saved/restored to/from the HW
22 : : * context image. The list is emitted (via Load Register Immediate commands)
23 : : * everytime a new context is created.
24 : : * - GT workarounds. The list of these WAs is applied whenever these registers
25 : : * revert to default values (on GPU reset, suspend/resume [2]_, etc..).
26 : : * - Display workarounds. The list is applied during display clock-gating
27 : : * initialization.
28 : : * - Workarounds that whitelist a privileged register, so that UMDs can manage
29 : : * them directly. This is just a special case of a MMMIO workaround (as we
30 : : * write the list of these to/be-whitelisted registers to some special HW
31 : : * registers).
32 : : * - Workaround batchbuffers, that get executed automatically by the hardware
33 : : * on every HW context restore.
34 : : *
35 : : * .. [1] Please notice that there are other WAs that, due to their nature,
36 : : * cannot be applied from a central place. Those are peppered around the rest
37 : : * of the code, as needed.
38 : : *
39 : : * .. [2] Technically, some registers are powercontext saved & restored, so they
40 : : * survive a suspend/resume. In practice, writing them again is not too
41 : : * costly and simplifies things. We can revisit this in the future.
42 : : *
43 : : * Layout
44 : : * ~~~~~~
45 : : *
46 : : * Keep things in this file ordered by WA type, as per the above (context, GT,
47 : : * display, register whitelist, batchbuffer). Then, inside each type, keep the
48 : : * following order:
49 : : *
50 : : * - Infrastructure functions and macros
51 : : * - WAs per platform in standard gen/chrono order
52 : : * - Public functions to init or apply the given workaround type.
53 : : */
54 : :
55 : 0 : static void wa_init_start(struct i915_wa_list *wal, const char *name, const char *engine_name)
56 : : {
57 : 0 : wal->name = name;
58 : 0 : wal->engine_name = engine_name;
59 : : }
60 : :
61 : : #define WA_LIST_CHUNK (1 << 4)
62 : :
63 : 0 : static void wa_init_finish(struct i915_wa_list *wal)
64 : : {
65 : : /* Trim unused entries. */
66 [ # # ]: 0 : if (!IS_ALIGNED(wal->count, WA_LIST_CHUNK)) {
67 : 0 : struct i915_wa *list = kmemdup(wal->list,
68 : 0 : wal->count * sizeof(*list),
69 : : GFP_KERNEL);
70 : :
71 [ # # ]: 0 : if (list) {
72 : 0 : kfree(wal->list);
73 : 0 : wal->list = list;
74 : : }
75 : : }
76 : :
77 [ # # ]: 0 : if (!wal->count)
78 : : return;
79 : :
80 : 0 : DRM_DEBUG_DRIVER("Initialized %u %s workarounds on %s\n",
81 : : wal->wa_count, wal->name, wal->engine_name);
82 : : }
83 : :
84 : 0 : static void _wa_add(struct i915_wa_list *wal, const struct i915_wa *wa)
85 : : {
86 [ # # ]: 0 : unsigned int addr = i915_mmio_reg_offset(wa->reg);
87 : 0 : unsigned int start = 0, end = wal->count;
88 : 0 : const unsigned int grow = WA_LIST_CHUNK;
89 : 0 : struct i915_wa *wa_;
90 : :
91 : 0 : GEM_BUG_ON(!is_power_of_2(grow));
92 : :
93 [ # # ]: 0 : if (IS_ALIGNED(wal->count, grow)) { /* Either uninitialized or full. */
94 : 0 : struct i915_wa *list;
95 : :
96 : 0 : list = kmalloc_array(ALIGN(wal->count + 1, grow), sizeof(*wa),
97 : : GFP_KERNEL);
98 [ # # ]: 0 : if (!list) {
99 : 0 : DRM_ERROR("No space for workaround init!\n");
100 : 0 : return;
101 : : }
102 : :
103 [ # # ]: 0 : if (wal->list)
104 : 0 : memcpy(list, wal->list, sizeof(*wa) * wal->count);
105 : :
106 : 0 : wal->list = list;
107 : : }
108 : :
109 [ # # ]: 0 : while (start < end) {
110 : 0 : unsigned int mid = start + (end - start) / 2;
111 : :
112 [ # # ]: 0 : if (i915_mmio_reg_offset(wal->list[mid].reg) < addr) {
113 : 0 : start = mid + 1;
114 [ # # ]: 0 : } else if (i915_mmio_reg_offset(wal->list[mid].reg) > addr) {
115 : : end = mid;
116 : : } else {
117 : 0 : wa_ = &wal->list[mid];
118 : :
119 [ # # ]: 0 : if ((wa->mask & ~wa_->mask) == 0) {
120 : 0 : DRM_ERROR("Discarding overwritten w/a for reg %04x (mask: %08x, value: %08x)\n",
121 : : i915_mmio_reg_offset(wa_->reg),
122 : : wa_->mask, wa_->val);
123 : :
124 : 0 : wa_->val &= ~wa->mask;
125 : : }
126 : :
127 : 0 : wal->wa_count++;
128 : 0 : wa_->val |= wa->val;
129 : 0 : wa_->mask |= wa->mask;
130 : 0 : wa_->read |= wa->read;
131 : 0 : return;
132 : : }
133 : : }
134 : :
135 : 0 : wal->wa_count++;
136 : 0 : wa_ = &wal->list[wal->count++];
137 : 0 : *wa_ = *wa;
138 : :
139 : 0 : while (wa_-- > wal->list) {
140 : 0 : GEM_BUG_ON(i915_mmio_reg_offset(wa_[0].reg) ==
141 : : i915_mmio_reg_offset(wa_[1].reg));
142 [ # # ]: 0 : if (i915_mmio_reg_offset(wa_[1].reg) >
143 : : i915_mmio_reg_offset(wa_[0].reg))
144 : : break;
145 : :
146 [ # # ]: 0 : swap(wa_[1], wa_[0]);
147 : : }
148 : : }
149 : :
150 : 0 : static void wa_add(struct i915_wa_list *wal, i915_reg_t reg, u32 mask,
151 : : u32 val, u32 read_mask)
152 : : {
153 : 0 : struct i915_wa wa = {
154 : : .reg = reg,
155 : : .mask = mask,
156 : : .val = val,
157 : : .read = read_mask,
158 : : };
159 : :
160 : 0 : _wa_add(wal, &wa);
161 : : }
162 : :
163 : : static void
164 : 0 : wa_write_masked_or(struct i915_wa_list *wal, i915_reg_t reg, u32 mask,
165 : : u32 val)
166 : : {
167 : 0 : wa_add(wal, reg, mask, val, mask);
168 : : }
169 : :
170 : : static void
171 : 0 : wa_masked_en(struct i915_wa_list *wal, i915_reg_t reg, u32 val)
172 : : {
173 [ # # # # : 0 : wa_write_masked_or(wal, reg, val, _MASKED_BIT_ENABLE(val));
# # # # ]
174 : 0 : }
175 : :
176 : : static void
177 : : wa_write(struct i915_wa_list *wal, i915_reg_t reg, u32 val)
178 : : {
179 : : wa_write_masked_or(wal, reg, ~0, val);
180 : : }
181 : :
182 : : static void
183 : 0 : wa_write_or(struct i915_wa_list *wal, i915_reg_t reg, u32 val)
184 : : {
185 : 0 : wa_write_masked_or(wal, reg, val, val);
186 : : }
187 : :
188 : : #define WA_SET_BIT_MASKED(addr, mask) \
189 : : wa_write_masked_or(wal, (addr), (mask), _MASKED_BIT_ENABLE(mask))
190 : :
191 : : #define WA_CLR_BIT_MASKED(addr, mask) \
192 : : wa_write_masked_or(wal, (addr), (mask), _MASKED_BIT_DISABLE(mask))
193 : :
194 : : #define WA_SET_FIELD_MASKED(addr, mask, value) \
195 : : wa_write_masked_or(wal, (addr), (mask), _MASKED_FIELD((mask), (value)))
196 : :
197 : : static void gen8_ctx_workarounds_init(struct intel_engine_cs *engine,
198 : : struct i915_wa_list *wal)
199 : : {
200 : : WA_SET_BIT_MASKED(INSTPM, INSTPM_FORCE_ORDERING);
201 : :
202 : : /* WaDisableAsyncFlipPerfMode:bdw,chv */
203 : : WA_SET_BIT_MASKED(MI_MODE, ASYNC_FLIP_PERF_DISABLE);
204 : :
205 : : /* WaDisablePartialInstShootdown:bdw,chv */
206 : : WA_SET_BIT_MASKED(GEN8_ROW_CHICKEN,
207 : : PARTIAL_INSTRUCTION_SHOOTDOWN_DISABLE);
208 : :
209 : : /* Use Force Non-Coherent whenever executing a 3D context. This is a
210 : : * workaround for for a possible hang in the unlikely event a TLB
211 : : * invalidation occurs during a PSD flush.
212 : : */
213 : : /* WaForceEnableNonCoherent:bdw,chv */
214 : : /* WaHdcDisableFetchWhenMasked:bdw,chv */
215 : : WA_SET_BIT_MASKED(HDC_CHICKEN0,
216 : : HDC_DONOT_FETCH_MEM_WHEN_MASKED |
217 : : HDC_FORCE_NON_COHERENT);
218 : :
219 : : /* From the Haswell PRM, Command Reference: Registers, CACHE_MODE_0:
220 : : * "The Hierarchical Z RAW Stall Optimization allows non-overlapping
221 : : * polygons in the same 8x4 pixel/sample area to be processed without
222 : : * stalling waiting for the earlier ones to write to Hierarchical Z
223 : : * buffer."
224 : : *
225 : : * This optimization is off by default for BDW and CHV; turn it on.
226 : : */
227 : : WA_CLR_BIT_MASKED(CACHE_MODE_0_GEN7, HIZ_RAW_STALL_OPT_DISABLE);
228 : :
229 : : /* Wa4x4STCOptimizationDisable:bdw,chv */
230 : : WA_SET_BIT_MASKED(CACHE_MODE_1, GEN8_4x4_STC_OPTIMIZATION_DISABLE);
231 : :
232 : : /*
233 : : * BSpec recommends 8x4 when MSAA is used,
234 : : * however in practice 16x4 seems fastest.
235 : : *
236 : : * Note that PS/WM thread counts depend on the WIZ hashing
237 : : * disable bit, which we don't touch here, but it's good
238 : : * to keep in mind (see 3DSTATE_PS and 3DSTATE_WM).
239 : : */
240 : : WA_SET_FIELD_MASKED(GEN7_GT_MODE,
241 : : GEN6_WIZ_HASHING_MASK,
242 : : GEN6_WIZ_HASHING_16x4);
243 : : }
244 : :
245 : : static void bdw_ctx_workarounds_init(struct intel_engine_cs *engine,
246 : : struct i915_wa_list *wal)
247 : : {
248 : : struct drm_i915_private *i915 = engine->i915;
249 : :
250 : : gen8_ctx_workarounds_init(engine, wal);
251 : :
252 : : /* WaDisableThreadStallDopClockGating:bdw (pre-production) */
253 : : WA_SET_BIT_MASKED(GEN8_ROW_CHICKEN, STALL_DOP_GATING_DISABLE);
254 : :
255 : : /* WaDisableDopClockGating:bdw
256 : : *
257 : : * Also see the related UCGTCL1 write in bdw_init_clock_gating()
258 : : * to disable EUTC clock gating.
259 : : */
260 : : WA_SET_BIT_MASKED(GEN7_ROW_CHICKEN2,
261 : : DOP_CLOCK_GATING_DISABLE);
262 : :
263 : : WA_SET_BIT_MASKED(HALF_SLICE_CHICKEN3,
264 : : GEN8_SAMPLER_POWER_BYPASS_DIS);
265 : :
266 : : WA_SET_BIT_MASKED(HDC_CHICKEN0,
267 : : /* WaForceContextSaveRestoreNonCoherent:bdw */
268 : : HDC_FORCE_CONTEXT_SAVE_RESTORE_NON_COHERENT |
269 : : /* WaDisableFenceDestinationToSLM:bdw (pre-prod) */
270 : : (IS_BDW_GT3(i915) ? HDC_FENCE_DEST_SLM_DISABLE : 0));
271 : : }
272 : :
273 : : static void chv_ctx_workarounds_init(struct intel_engine_cs *engine,
274 : : struct i915_wa_list *wal)
275 : : {
276 : : gen8_ctx_workarounds_init(engine, wal);
277 : :
278 : : /* WaDisableThreadStallDopClockGating:chv */
279 : : WA_SET_BIT_MASKED(GEN8_ROW_CHICKEN, STALL_DOP_GATING_DISABLE);
280 : :
281 : : /* Improve HiZ throughput on CHV. */
282 : : WA_SET_BIT_MASKED(HIZ_CHICKEN, CHV_HZ_8X8_MODE_IN_1X);
283 : : }
284 : :
285 : : static void gen9_ctx_workarounds_init(struct intel_engine_cs *engine,
286 : : struct i915_wa_list *wal)
287 : : {
288 : : struct drm_i915_private *i915 = engine->i915;
289 : :
290 : : if (HAS_LLC(i915)) {
291 : : /* WaCompressedResourceSamplerPbeMediaNewHashMode:skl,kbl
292 : : *
293 : : * Must match Display Engine. See
294 : : * WaCompressedResourceDisplayNewHashMode.
295 : : */
296 : : WA_SET_BIT_MASKED(COMMON_SLICE_CHICKEN2,
297 : : GEN9_PBE_COMPRESSED_HASH_SELECTION);
298 : : WA_SET_BIT_MASKED(GEN9_HALF_SLICE_CHICKEN7,
299 : : GEN9_SAMPLER_HASH_COMPRESSED_READ_ADDR);
300 : : }
301 : :
302 : : /* WaClearFlowControlGpgpuContextSave:skl,bxt,kbl,glk,cfl */
303 : : /* WaDisablePartialInstShootdown:skl,bxt,kbl,glk,cfl */
304 : : WA_SET_BIT_MASKED(GEN8_ROW_CHICKEN,
305 : : FLOW_CONTROL_ENABLE |
306 : : PARTIAL_INSTRUCTION_SHOOTDOWN_DISABLE);
307 : :
308 : : /* WaEnableYV12BugFixInHalfSliceChicken7:skl,bxt,kbl,glk,cfl */
309 : : /* WaEnableSamplerGPGPUPreemptionSupport:skl,bxt,kbl,cfl */
310 : : WA_SET_BIT_MASKED(GEN9_HALF_SLICE_CHICKEN7,
311 : : GEN9_ENABLE_YV12_BUGFIX |
312 : : GEN9_ENABLE_GPGPU_PREEMPTION);
313 : :
314 : : /* Wa4x4STCOptimizationDisable:skl,bxt,kbl,glk,cfl */
315 : : /* WaDisablePartialResolveInVc:skl,bxt,kbl,cfl */
316 : : WA_SET_BIT_MASKED(CACHE_MODE_1,
317 : : GEN8_4x4_STC_OPTIMIZATION_DISABLE |
318 : : GEN9_PARTIAL_RESOLVE_IN_VC_DISABLE);
319 : :
320 : : /* WaCcsTlbPrefetchDisable:skl,bxt,kbl,glk,cfl */
321 : : WA_CLR_BIT_MASKED(GEN9_HALF_SLICE_CHICKEN5,
322 : : GEN9_CCS_TLB_PREFETCH_ENABLE);
323 : :
324 : : /* WaForceContextSaveRestoreNonCoherent:skl,bxt,kbl,cfl */
325 : : WA_SET_BIT_MASKED(HDC_CHICKEN0,
326 : : HDC_FORCE_CONTEXT_SAVE_RESTORE_NON_COHERENT |
327 : : HDC_FORCE_CSR_NON_COHERENT_OVR_DISABLE);
328 : :
329 : : /* WaForceEnableNonCoherent and WaDisableHDCInvalidation are
330 : : * both tied to WaForceContextSaveRestoreNonCoherent
331 : : * in some hsds for skl. We keep the tie for all gen9. The
332 : : * documentation is a bit hazy and so we want to get common behaviour,
333 : : * even though there is no clear evidence we would need both on kbl/bxt.
334 : : * This area has been source of system hangs so we play it safe
335 : : * and mimic the skl regardless of what bspec says.
336 : : *
337 : : * Use Force Non-Coherent whenever executing a 3D context. This
338 : : * is a workaround for a possible hang in the unlikely event
339 : : * a TLB invalidation occurs during a PSD flush.
340 : : */
341 : :
342 : : /* WaForceEnableNonCoherent:skl,bxt,kbl,cfl */
343 : : WA_SET_BIT_MASKED(HDC_CHICKEN0,
344 : : HDC_FORCE_NON_COHERENT);
345 : :
346 : : /* WaDisableSamplerPowerBypassForSOPingPong:skl,bxt,kbl,cfl */
347 : : if (IS_SKYLAKE(i915) || IS_KABYLAKE(i915) || IS_COFFEELAKE(i915))
348 : : WA_SET_BIT_MASKED(HALF_SLICE_CHICKEN3,
349 : : GEN8_SAMPLER_POWER_BYPASS_DIS);
350 : :
351 : : /* WaDisableSTUnitPowerOptimization:skl,bxt,kbl,glk,cfl */
352 : : WA_SET_BIT_MASKED(HALF_SLICE_CHICKEN2, GEN8_ST_PO_DISABLE);
353 : :
354 : : /*
355 : : * Supporting preemption with fine-granularity requires changes in the
356 : : * batch buffer programming. Since we can't break old userspace, we
357 : : * need to set our default preemption level to safe value. Userspace is
358 : : * still able to use more fine-grained preemption levels, since in
359 : : * WaEnablePreemptionGranularityControlByUMD we're whitelisting the
360 : : * per-ctx register. As such, WaDisable{3D,GPGPU}MidCmdPreemption are
361 : : * not real HW workarounds, but merely a way to start using preemption
362 : : * while maintaining old contract with userspace.
363 : : */
364 : :
365 : : /* WaDisable3DMidCmdPreemption:skl,bxt,glk,cfl,[cnl] */
366 : : WA_CLR_BIT_MASKED(GEN8_CS_CHICKEN1, GEN9_PREEMPT_3D_OBJECT_LEVEL);
367 : :
368 : : /* WaDisableGPGPUMidCmdPreemption:skl,bxt,blk,cfl,[cnl] */
369 : : WA_SET_FIELD_MASKED(GEN8_CS_CHICKEN1,
370 : : GEN9_PREEMPT_GPGPU_LEVEL_MASK,
371 : : GEN9_PREEMPT_GPGPU_COMMAND_LEVEL);
372 : :
373 : : /* WaClearHIZ_WM_CHICKEN3:bxt,glk */
374 : : if (IS_GEN9_LP(i915))
375 : : WA_SET_BIT_MASKED(GEN9_WM_CHICKEN3, GEN9_FACTOR_IN_CLR_VAL_HIZ);
376 : : }
377 : :
378 : : static void skl_tune_iz_hashing(struct intel_engine_cs *engine,
379 : : struct i915_wa_list *wal)
380 : : {
381 : : struct drm_i915_private *i915 = engine->i915;
382 : : u8 vals[3] = { 0, 0, 0 };
383 : : unsigned int i;
384 : :
385 : : for (i = 0; i < 3; i++) {
386 : : u8 ss;
387 : :
388 : : /*
389 : : * Only consider slices where one, and only one, subslice has 7
390 : : * EUs
391 : : */
392 : : if (!is_power_of_2(RUNTIME_INFO(i915)->sseu.subslice_7eu[i]))
393 : : continue;
394 : :
395 : : /*
396 : : * subslice_7eu[i] != 0 (because of the check above) and
397 : : * ss_max == 4 (maximum number of subslices possible per slice)
398 : : *
399 : : * -> 0 <= ss <= 3;
400 : : */
401 : : ss = ffs(RUNTIME_INFO(i915)->sseu.subslice_7eu[i]) - 1;
402 : : vals[i] = 3 - ss;
403 : : }
404 : :
405 : : if (vals[0] == 0 && vals[1] == 0 && vals[2] == 0)
406 : : return;
407 : :
408 : : /* Tune IZ hashing. See intel_device_info_runtime_init() */
409 : : WA_SET_FIELD_MASKED(GEN7_GT_MODE,
410 : : GEN9_IZ_HASHING_MASK(2) |
411 : : GEN9_IZ_HASHING_MASK(1) |
412 : : GEN9_IZ_HASHING_MASK(0),
413 : : GEN9_IZ_HASHING(2, vals[2]) |
414 : : GEN9_IZ_HASHING(1, vals[1]) |
415 : : GEN9_IZ_HASHING(0, vals[0]));
416 : : }
417 : :
418 : 0 : static void skl_ctx_workarounds_init(struct intel_engine_cs *engine,
419 : : struct i915_wa_list *wal)
420 : : {
421 : 0 : gen9_ctx_workarounds_init(engine, wal);
422 : 0 : skl_tune_iz_hashing(engine, wal);
423 : 0 : }
424 : :
425 : 0 : static void bxt_ctx_workarounds_init(struct intel_engine_cs *engine,
426 : : struct i915_wa_list *wal)
427 : : {
428 : 0 : gen9_ctx_workarounds_init(engine, wal);
429 : :
430 : : /* WaDisableThreadStallDopClockGating:bxt */
431 : 0 : WA_SET_BIT_MASKED(GEN8_ROW_CHICKEN,
432 : : STALL_DOP_GATING_DISABLE);
433 : :
434 : : /* WaToEnableHwFixForPushConstHWBug:bxt */
435 : 0 : WA_SET_BIT_MASKED(COMMON_SLICE_CHICKEN2,
436 : : GEN8_SBE_DISABLE_REPLAY_BUF_OPTIMIZATION);
437 : 0 : }
438 : :
439 : : static void kbl_ctx_workarounds_init(struct intel_engine_cs *engine,
440 : : struct i915_wa_list *wal)
441 : : {
442 : : struct drm_i915_private *i915 = engine->i915;
443 : :
444 : : gen9_ctx_workarounds_init(engine, wal);
445 : :
446 : : /* WaToEnableHwFixForPushConstHWBug:kbl */
447 : : if (IS_KBL_REVID(i915, KBL_REVID_C0, REVID_FOREVER))
448 : : WA_SET_BIT_MASKED(COMMON_SLICE_CHICKEN2,
449 : : GEN8_SBE_DISABLE_REPLAY_BUF_OPTIMIZATION);
450 : :
451 : : /* WaDisableSbeCacheDispatchPortSharing:kbl */
452 : : WA_SET_BIT_MASKED(GEN7_HALF_SLICE_CHICKEN1,
453 : : GEN7_SBE_SS_CACHE_DISPATCH_PORT_SHARING_DISABLE);
454 : : }
455 : :
456 : 0 : static void glk_ctx_workarounds_init(struct intel_engine_cs *engine,
457 : : struct i915_wa_list *wal)
458 : : {
459 : 0 : gen9_ctx_workarounds_init(engine, wal);
460 : :
461 : : /* WaToEnableHwFixForPushConstHWBug:glk */
462 : 0 : WA_SET_BIT_MASKED(COMMON_SLICE_CHICKEN2,
463 : : GEN8_SBE_DISABLE_REPLAY_BUF_OPTIMIZATION);
464 : 0 : }
465 : :
466 : 0 : static void cfl_ctx_workarounds_init(struct intel_engine_cs *engine,
467 : : struct i915_wa_list *wal)
468 : : {
469 : 0 : gen9_ctx_workarounds_init(engine, wal);
470 : :
471 : : /* WaToEnableHwFixForPushConstHWBug:cfl */
472 : 0 : WA_SET_BIT_MASKED(COMMON_SLICE_CHICKEN2,
473 : : GEN8_SBE_DISABLE_REPLAY_BUF_OPTIMIZATION);
474 : :
475 : : /* WaDisableSbeCacheDispatchPortSharing:cfl */
476 : 0 : WA_SET_BIT_MASKED(GEN7_HALF_SLICE_CHICKEN1,
477 : : GEN7_SBE_SS_CACHE_DISPATCH_PORT_SHARING_DISABLE);
478 : 0 : }
479 : :
480 : : static void cnl_ctx_workarounds_init(struct intel_engine_cs *engine,
481 : : struct i915_wa_list *wal)
482 : : {
483 : : struct drm_i915_private *i915 = engine->i915;
484 : :
485 : : /* WaForceContextSaveRestoreNonCoherent:cnl */
486 : : WA_SET_BIT_MASKED(CNL_HDC_CHICKEN0,
487 : : HDC_FORCE_CONTEXT_SAVE_RESTORE_NON_COHERENT);
488 : :
489 : : /* WaThrottleEUPerfToAvoidTDBackPressure:cnl(pre-prod) */
490 : : if (IS_CNL_REVID(i915, CNL_REVID_B0, CNL_REVID_B0))
491 : : WA_SET_BIT_MASKED(GEN8_ROW_CHICKEN, THROTTLE_12_5);
492 : :
493 : : /* WaDisableReplayBufferBankArbitrationOptimization:cnl */
494 : : WA_SET_BIT_MASKED(COMMON_SLICE_CHICKEN2,
495 : : GEN8_SBE_DISABLE_REPLAY_BUF_OPTIMIZATION);
496 : :
497 : : /* WaDisableEnhancedSBEVertexCaching:cnl (pre-prod) */
498 : : if (IS_CNL_REVID(i915, 0, CNL_REVID_B0))
499 : : WA_SET_BIT_MASKED(COMMON_SLICE_CHICKEN2,
500 : : GEN8_CSC2_SBE_VUE_CACHE_CONSERVATIVE);
501 : :
502 : : /* WaPushConstantDereferenceHoldDisable:cnl */
503 : : WA_SET_BIT_MASKED(GEN7_ROW_CHICKEN2, PUSH_CONSTANT_DEREF_DISABLE);
504 : :
505 : : /* FtrEnableFastAnisoL1BankingFix:cnl */
506 : : WA_SET_BIT_MASKED(HALF_SLICE_CHICKEN3, CNL_FAST_ANISO_L1_BANKING_FIX);
507 : :
508 : : /* WaDisable3DMidCmdPreemption:cnl */
509 : : WA_CLR_BIT_MASKED(GEN8_CS_CHICKEN1, GEN9_PREEMPT_3D_OBJECT_LEVEL);
510 : :
511 : : /* WaDisableGPGPUMidCmdPreemption:cnl */
512 : : WA_SET_FIELD_MASKED(GEN8_CS_CHICKEN1,
513 : : GEN9_PREEMPT_GPGPU_LEVEL_MASK,
514 : : GEN9_PREEMPT_GPGPU_COMMAND_LEVEL);
515 : :
516 : : /* WaDisableEarlyEOT:cnl */
517 : : WA_SET_BIT_MASKED(GEN8_ROW_CHICKEN, DISABLE_EARLY_EOT);
518 : : }
519 : :
520 : : static void icl_ctx_workarounds_init(struct intel_engine_cs *engine,
521 : : struct i915_wa_list *wal)
522 : : {
523 : : struct drm_i915_private *i915 = engine->i915;
524 : :
525 : : /* WaDisableBankHangMode:icl */
526 : : wa_write(wal,
527 : : GEN8_L3CNTLREG,
528 : : intel_uncore_read(engine->uncore, GEN8_L3CNTLREG) |
529 : : GEN8_ERRDETBCTRL);
530 : :
531 : : /* Wa_1604370585:icl (pre-prod)
532 : : * Formerly known as WaPushConstantDereferenceHoldDisable
533 : : */
534 : : if (IS_ICL_REVID(i915, ICL_REVID_A0, ICL_REVID_B0))
535 : : WA_SET_BIT_MASKED(GEN7_ROW_CHICKEN2,
536 : : PUSH_CONSTANT_DEREF_DISABLE);
537 : :
538 : : /* WaForceEnableNonCoherent:icl
539 : : * This is not the same workaround as in early Gen9 platforms, where
540 : : * lacking this could cause system hangs, but coherency performance
541 : : * overhead is high and only a few compute workloads really need it
542 : : * (the register is whitelisted in hardware now, so UMDs can opt in
543 : : * for coherency if they have a good reason).
544 : : */
545 : : WA_SET_BIT_MASKED(ICL_HDC_MODE, HDC_FORCE_NON_COHERENT);
546 : :
547 : : /* Wa_2006611047:icl (pre-prod)
548 : : * Formerly known as WaDisableImprovedTdlClkGating
549 : : */
550 : : if (IS_ICL_REVID(i915, ICL_REVID_A0, ICL_REVID_A0))
551 : : WA_SET_BIT_MASKED(GEN7_ROW_CHICKEN2,
552 : : GEN11_TDL_CLOCK_GATING_FIX_DISABLE);
553 : :
554 : : /* Wa_2006665173:icl (pre-prod) */
555 : : if (IS_ICL_REVID(i915, ICL_REVID_A0, ICL_REVID_A0))
556 : : WA_SET_BIT_MASKED(GEN11_COMMON_SLICE_CHICKEN3,
557 : : GEN11_BLEND_EMB_FIX_DISABLE_IN_RCC);
558 : :
559 : : /* WaEnableFloatBlendOptimization:icl */
560 : : wa_write_masked_or(wal,
561 : : GEN10_CACHE_MODE_SS,
562 : : 0, /* write-only, so skip validation */
563 : : _MASKED_BIT_ENABLE(FLOAT_BLEND_OPTIMIZATION_ENABLE));
564 : :
565 : : /* WaDisableGPGPUMidThreadPreemption:icl */
566 : : WA_SET_FIELD_MASKED(GEN8_CS_CHICKEN1,
567 : : GEN9_PREEMPT_GPGPU_LEVEL_MASK,
568 : : GEN9_PREEMPT_GPGPU_THREAD_GROUP_LEVEL);
569 : :
570 : : /* allow headerless messages for preemptible GPGPU context */
571 : : WA_SET_BIT_MASKED(GEN10_SAMPLER_MODE,
572 : : GEN11_SAMPLER_ENABLE_HEADLESS_MSG);
573 : : }
574 : :
575 : : static void tgl_ctx_workarounds_init(struct intel_engine_cs *engine,
576 : : struct i915_wa_list *wal)
577 : : {
578 : : /* Wa_1409142259:tgl */
579 : : WA_SET_BIT_MASKED(GEN11_COMMON_SLICE_CHICKEN3,
580 : : GEN12_DISABLE_CPS_AWARE_COLOR_PIPE);
581 : :
582 : : /*
583 : : * Wa_1604555607:gen12 and Wa_1608008084:gen12
584 : : * FF_MODE2 register will return the wrong value when read. The default
585 : : * value for this register is zero for all fields and there are no bit
586 : : * masks. So instead of doing a RMW we should just write the TDS timer
587 : : * value for Wa_1604555607.
588 : : */
589 : : wa_add(wal, FF_MODE2, FF_MODE2_TDS_TIMER_MASK,
590 : : FF_MODE2_TDS_TIMER_128, 0);
591 : : }
592 : :
593 : : static void
594 : 0 : __intel_engine_init_ctx_wa(struct intel_engine_cs *engine,
595 : : struct i915_wa_list *wal,
596 : : const char *name)
597 : : {
598 : 0 : struct drm_i915_private *i915 = engine->i915;
599 : :
600 [ # # ]: 0 : if (engine->class != RENDER_CLASS)
601 : : return;
602 : :
603 : 0 : wa_init_start(wal, name, engine->name);
604 : :
605 [ # # ]: 0 : if (IS_GEN(i915, 12))
606 : 0 : tgl_ctx_workarounds_init(engine, wal);
607 [ # # ]: 0 : else if (IS_GEN(i915, 11))
608 : 0 : icl_ctx_workarounds_init(engine, wal);
609 [ # # ]: 0 : else if (IS_CANNONLAKE(i915))
610 : 0 : cnl_ctx_workarounds_init(engine, wal);
611 [ # # ]: 0 : else if (IS_COFFEELAKE(i915))
612 : 0 : cfl_ctx_workarounds_init(engine, wal);
613 [ # # ]: 0 : else if (IS_GEMINILAKE(i915))
614 : 0 : glk_ctx_workarounds_init(engine, wal);
615 [ # # ]: 0 : else if (IS_KABYLAKE(i915))
616 : 0 : kbl_ctx_workarounds_init(engine, wal);
617 [ # # ]: 0 : else if (IS_BROXTON(i915))
618 : 0 : bxt_ctx_workarounds_init(engine, wal);
619 [ # # ]: 0 : else if (IS_SKYLAKE(i915))
620 : 0 : skl_ctx_workarounds_init(engine, wal);
621 [ # # ]: 0 : else if (IS_CHERRYVIEW(i915))
622 : 0 : chv_ctx_workarounds_init(engine, wal);
623 [ # # ]: 0 : else if (IS_BROADWELL(i915))
624 : 0 : bdw_ctx_workarounds_init(engine, wal);
625 [ # # ]: 0 : else if (INTEL_GEN(i915) < 8)
626 : : return;
627 : : else
628 : 0 : MISSING_CASE(INTEL_GEN(i915));
629 : :
630 : 0 : wa_init_finish(wal);
631 : : }
632 : :
633 : 0 : void intel_engine_init_ctx_wa(struct intel_engine_cs *engine)
634 : : {
635 : 0 : __intel_engine_init_ctx_wa(engine, &engine->ctx_wa_list, "context");
636 : 0 : }
637 : :
638 : 0 : int intel_engine_emit_ctx_wa(struct i915_request *rq)
639 : : {
640 : 0 : struct i915_wa_list *wal = &rq->engine->ctx_wa_list;
641 : 0 : struct i915_wa *wa;
642 : 0 : unsigned int i;
643 : 0 : u32 *cs;
644 : 0 : int ret;
645 : :
646 [ # # ]: 0 : if (wal->count == 0)
647 : : return 0;
648 : :
649 : 0 : ret = rq->engine->emit_flush(rq, EMIT_BARRIER);
650 [ # # ]: 0 : if (ret)
651 : : return ret;
652 : :
653 : 0 : cs = intel_ring_begin(rq, (wal->count * 2 + 2));
654 [ # # ]: 0 : if (IS_ERR(cs))
655 : 0 : return PTR_ERR(cs);
656 : :
657 : 0 : *cs++ = MI_LOAD_REGISTER_IMM(wal->count);
658 [ # # ]: 0 : for (i = 0, wa = wal->list; i < wal->count; i++, wa++) {
659 : 0 : *cs++ = i915_mmio_reg_offset(wa->reg);
660 : 0 : *cs++ = wa->val;
661 : : }
662 : 0 : *cs++ = MI_NOOP;
663 : :
664 : 0 : intel_ring_advance(rq, cs);
665 : :
666 : 0 : ret = rq->engine->emit_flush(rq, EMIT_BARRIER);
667 [ # # ]: 0 : if (ret)
668 : 0 : return ret;
669 : :
670 : : return 0;
671 : : }
672 : :
673 : : static void
674 : 0 : gen9_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
675 : : {
676 : : /* WaDisableKillLogic:bxt,skl,kbl */
677 [ # # ]: 0 : if (!IS_COFFEELAKE(i915))
678 : 0 : wa_write_or(wal,
679 : : GAM_ECOCHK,
680 : : ECOCHK_DIS_TLB);
681 : :
682 [ # # ]: 0 : if (HAS_LLC(i915)) {
683 : : /* WaCompressedResourceSamplerPbeMediaNewHashMode:skl,kbl
684 : : *
685 : : * Must match Display Engine. See
686 : : * WaCompressedResourceDisplayNewHashMode.
687 : : */
688 : 0 : wa_write_or(wal,
689 : : MMCD_MISC_CTRL,
690 : : MMCD_PCLA | MMCD_HOTSPOT_EN);
691 : : }
692 : :
693 : : /* WaDisableHDCInvalidation:skl,bxt,kbl,cfl */
694 : 0 : wa_write_or(wal,
695 : : GAM_ECOCHK,
696 : : BDW_DISABLE_HDC_INVALIDATION);
697 : 0 : }
698 : :
699 : : static void
700 : 0 : skl_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
701 : : {
702 : 0 : gen9_gt_workarounds_init(i915, wal);
703 : :
704 : : /* WaDisableGafsUnitClkGating:skl */
705 : 0 : wa_write_or(wal,
706 : : GEN7_UCGCTL4,
707 : : GEN8_EU_GAUNIT_CLOCK_GATE_DISABLE);
708 : :
709 : : /* WaInPlaceDecompressionHang:skl */
710 [ # # # # ]: 0 : if (IS_SKL_REVID(i915, SKL_REVID_H0, REVID_FOREVER))
711 : 0 : wa_write_or(wal,
712 : : GEN9_GAMT_ECO_REG_RW_IA,
713 : : GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS);
714 : 0 : }
715 : :
716 : : static void
717 : 0 : bxt_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
718 : : {
719 : 0 : gen9_gt_workarounds_init(i915, wal);
720 : :
721 : : /* WaInPlaceDecompressionHang:bxt */
722 : 0 : wa_write_or(wal,
723 : : GEN9_GAMT_ECO_REG_RW_IA,
724 : : GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS);
725 : 0 : }
726 : :
727 : : static void
728 : 0 : kbl_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
729 : : {
730 : 0 : gen9_gt_workarounds_init(i915, wal);
731 : :
732 : : /* WaDisableDynamicCreditSharing:kbl */
733 [ # # # # ]: 0 : if (IS_KBL_REVID(i915, 0, KBL_REVID_B0))
734 : 0 : wa_write_or(wal,
735 : : GAMT_CHKN_BIT_REG,
736 : : GAMT_CHKN_DISABLE_DYNAMIC_CREDIT_SHARING);
737 : :
738 : : /* WaDisableGafsUnitClkGating:kbl */
739 : 0 : wa_write_or(wal,
740 : : GEN7_UCGCTL4,
741 : : GEN8_EU_GAUNIT_CLOCK_GATE_DISABLE);
742 : :
743 : : /* WaInPlaceDecompressionHang:kbl */
744 : 0 : wa_write_or(wal,
745 : : GEN9_GAMT_ECO_REG_RW_IA,
746 : : GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS);
747 : 0 : }
748 : :
749 : : static void
750 : 0 : glk_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
751 : : {
752 : 0 : gen9_gt_workarounds_init(i915, wal);
753 : 0 : }
754 : :
755 : : static void
756 : 0 : cfl_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
757 : : {
758 : 0 : gen9_gt_workarounds_init(i915, wal);
759 : :
760 : : /* WaDisableGafsUnitClkGating:cfl */
761 : 0 : wa_write_or(wal,
762 : : GEN7_UCGCTL4,
763 : : GEN8_EU_GAUNIT_CLOCK_GATE_DISABLE);
764 : :
765 : : /* WaInPlaceDecompressionHang:cfl */
766 : 0 : wa_write_or(wal,
767 : : GEN9_GAMT_ECO_REG_RW_IA,
768 : : GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS);
769 : 0 : }
770 : :
771 : : static void
772 : 0 : wa_init_mcr(struct drm_i915_private *i915, struct i915_wa_list *wal)
773 : : {
774 : 0 : const struct sseu_dev_info *sseu = &RUNTIME_INFO(i915)->sseu;
775 : 0 : unsigned int slice, subslice;
776 : 0 : u32 l3_en, mcr, mcr_mask;
777 : :
778 : 0 : GEM_BUG_ON(INTEL_GEN(i915) < 10);
779 : :
780 : : /*
781 : : * WaProgramMgsrForL3BankSpecificMmioReads: cnl,icl
782 : : * L3Banks could be fused off in single slice scenario. If that is
783 : : * the case, we might need to program MCR select to a valid L3Bank
784 : : * by default, to make sure we correctly read certain registers
785 : : * later on (in the range 0xB100 - 0xB3FF).
786 : : *
787 : : * WaProgramMgsrForCorrectSliceSpecificMmioReads:cnl,icl
788 : : * Before any MMIO read into slice/subslice specific registers, MCR
789 : : * packet control register needs to be programmed to point to any
790 : : * enabled s/ss pair. Otherwise, incorrect values will be returned.
791 : : * This means each subsequent MMIO read will be forwarded to an
792 : : * specific s/ss combination, but this is OK since these registers
793 : : * are consistent across s/ss in almost all cases. In the rare
794 : : * occasions, such as INSTDONE, where this value is dependent
795 : : * on s/ss combo, the read should be done with read_subslice_reg.
796 : : *
797 : : * Since GEN8_MCR_SELECTOR contains dual-purpose bits which select both
798 : : * to which subslice, or to which L3 bank, the respective mmio reads
799 : : * will go, we have to find a common index which works for both
800 : : * accesses.
801 : : *
802 : : * Case where we cannot find a common index fortunately should not
803 : : * happen in production hardware, so we only emit a warning instead of
804 : : * implementing something more complex that requires checking the range
805 : : * of every MMIO read.
806 : : */
807 : :
808 [ # # # # : 0 : if (INTEL_GEN(i915) >= 10 && is_power_of_2(sseu->slice_mask)) {
# # ]
809 : 0 : u32 l3_fuse =
810 : 0 : intel_uncore_read(&i915->uncore, GEN10_MIRROR_FUSE3) &
811 : : GEN10_L3BANK_MASK;
812 : :
813 : 0 : DRM_DEBUG_DRIVER("L3 fuse = %x\n", l3_fuse);
814 : 0 : l3_en = ~(l3_fuse << GEN10_L3BANK_PAIR_COUNT | l3_fuse);
815 : : } else {
816 : : l3_en = ~0;
817 : : }
818 : :
819 : 0 : slice = fls(sseu->slice_mask) - 1;
820 [ # # ]: 0 : subslice = fls(l3_en & intel_sseu_get_subslices(sseu, slice));
821 [ # # ]: 0 : if (!subslice) {
822 : 0 : DRM_WARN("No common index found between subslice mask %x and L3 bank mask %x!\n",
823 : : intel_sseu_get_subslices(sseu, slice), l3_en);
824 [ # # ]: 0 : subslice = fls(l3_en);
825 [ # # ]: 0 : WARN_ON(!subslice);
826 : : }
827 : 0 : subslice--;
828 : :
829 [ # # ]: 0 : if (INTEL_GEN(i915) >= 11) {
830 : 0 : mcr = GEN11_MCR_SLICE(slice) | GEN11_MCR_SUBSLICE(subslice);
831 : 0 : mcr_mask = GEN11_MCR_SLICE_MASK | GEN11_MCR_SUBSLICE_MASK;
832 : : } else {
833 : 0 : mcr = GEN8_MCR_SLICE(slice) | GEN8_MCR_SUBSLICE(subslice);
834 : 0 : mcr_mask = GEN8_MCR_SLICE_MASK | GEN8_MCR_SUBSLICE_MASK;
835 : : }
836 : :
837 : 0 : DRM_DEBUG_DRIVER("MCR slice/subslice = %x\n", mcr);
838 : :
839 : 0 : wa_write_masked_or(wal, GEN8_MCR_SELECTOR, mcr_mask, mcr);
840 : 0 : }
841 : :
842 : : static void
843 : 0 : cnl_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
844 : : {
845 : 0 : wa_init_mcr(i915, wal);
846 : :
847 : : /* WaDisableI2mCycleOnWRPort:cnl (pre-prod) */
848 [ # # # # ]: 0 : if (IS_CNL_REVID(i915, CNL_REVID_B0, CNL_REVID_B0))
849 : 0 : wa_write_or(wal,
850 : : GAMT_CHKN_BIT_REG,
851 : : GAMT_CHKN_DISABLE_I2M_CYCLE_ON_WR_PORT);
852 : :
853 : : /* WaInPlaceDecompressionHang:cnl */
854 : 0 : wa_write_or(wal,
855 : : GEN9_GAMT_ECO_REG_RW_IA,
856 : : GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS);
857 : 0 : }
858 : :
859 : : static void
860 : 0 : icl_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
861 : : {
862 : 0 : wa_init_mcr(i915, wal);
863 : :
864 : : /* WaInPlaceDecompressionHang:icl */
865 : 0 : wa_write_or(wal,
866 : : GEN9_GAMT_ECO_REG_RW_IA,
867 : : GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS);
868 : :
869 : : /* WaModifyGamTlbPartitioning:icl */
870 : 0 : wa_write_masked_or(wal,
871 : : GEN11_GACB_PERF_CTRL,
872 : : GEN11_HASH_CTRL_MASK,
873 : : GEN11_HASH_CTRL_BIT0 | GEN11_HASH_CTRL_BIT4);
874 : :
875 : : /* Wa_1405766107:icl
876 : : * Formerly known as WaCL2SFHalfMaxAlloc
877 : : */
878 : 0 : wa_write_or(wal,
879 : : GEN11_LSN_UNSLCVC,
880 : : GEN11_LSN_UNSLCVC_GAFS_HALF_SF_MAXALLOC |
881 : : GEN11_LSN_UNSLCVC_GAFS_HALF_CL2_MAXALLOC);
882 : :
883 : : /* Wa_220166154:icl
884 : : * Formerly known as WaDisCtxReload
885 : : */
886 : 0 : wa_write_or(wal,
887 : : GEN8_GAMW_ECO_DEV_RW_IA,
888 : : GAMW_ECO_DEV_CTX_RELOAD_DISABLE);
889 : :
890 : : /* Wa_1405779004:icl (pre-prod) */
891 [ # # # # ]: 0 : if (IS_ICL_REVID(i915, ICL_REVID_A0, ICL_REVID_A0))
892 : 0 : wa_write_or(wal,
893 : : SLICE_UNIT_LEVEL_CLKGATE,
894 : : MSCUNIT_CLKGATE_DIS);
895 : :
896 : : /* Wa_1406680159:icl */
897 : 0 : wa_write_or(wal,
898 : : SUBSLICE_UNIT_LEVEL_CLKGATE,
899 : : GWUNIT_CLKGATE_DIS);
900 : :
901 : : /* Wa_1406838659:icl (pre-prod) */
902 [ # # # # ]: 0 : if (IS_ICL_REVID(i915, ICL_REVID_A0, ICL_REVID_B0))
903 : 0 : wa_write_or(wal,
904 : : INF_UNIT_LEVEL_CLKGATE,
905 : : CGPSF_CLKGATE_DIS);
906 : :
907 : : /* Wa_1406463099:icl
908 : : * Formerly known as WaGamTlbPendError
909 : : */
910 : 0 : wa_write_or(wal,
911 : : GAMT_CHKN_BIT_REG,
912 : : GAMT_CHKN_DISABLE_L3_COH_PIPE);
913 : :
914 : : /* Wa_1607087056:icl */
915 : 0 : wa_write_or(wal,
916 : : SLICE_UNIT_LEVEL_CLKGATE,
917 : : L3_CLKGATE_DIS | L3_CR2X_CLKGATE_DIS);
918 : 0 : }
919 : :
920 : : static void
921 : 0 : tgl_gt_workarounds_init(struct drm_i915_private *i915, struct i915_wa_list *wal)
922 : : {
923 : : /* Wa_1409420604:tgl */
924 [ # # # # ]: 0 : if (IS_TGL_REVID(i915, TGL_REVID_A0, TGL_REVID_A0))
925 : 0 : wa_write_or(wal,
926 : : SUBSLICE_UNIT_LEVEL_CLKGATE2,
927 : : CPSSUNIT_CLKGATE_DIS);
928 : :
929 : : /* Wa_1409180338:tgl */
930 [ # # # # ]: 0 : if (IS_TGL_REVID(i915, TGL_REVID_A0, TGL_REVID_A0))
931 : 0 : wa_write_or(wal,
932 : : SLICE_UNIT_LEVEL_CLKGATE,
933 : : L3_CLKGATE_DIS | L3_CR2X_CLKGATE_DIS);
934 : 0 : }
935 : :
936 : : static void
937 : 0 : gt_init_workarounds(struct drm_i915_private *i915, struct i915_wa_list *wal)
938 : : {
939 [ # # ]: 0 : if (IS_GEN(i915, 12))
940 : 0 : tgl_gt_workarounds_init(i915, wal);
941 [ # # ]: 0 : else if (IS_GEN(i915, 11))
942 : 0 : icl_gt_workarounds_init(i915, wal);
943 [ # # ]: 0 : else if (IS_CANNONLAKE(i915))
944 : 0 : cnl_gt_workarounds_init(i915, wal);
945 [ # # ]: 0 : else if (IS_COFFEELAKE(i915))
946 : 0 : cfl_gt_workarounds_init(i915, wal);
947 [ # # ]: 0 : else if (IS_GEMINILAKE(i915))
948 : 0 : glk_gt_workarounds_init(i915, wal);
949 [ # # ]: 0 : else if (IS_KABYLAKE(i915))
950 : 0 : kbl_gt_workarounds_init(i915, wal);
951 [ # # ]: 0 : else if (IS_BROXTON(i915))
952 : 0 : bxt_gt_workarounds_init(i915, wal);
953 [ # # ]: 0 : else if (IS_SKYLAKE(i915))
954 : 0 : skl_gt_workarounds_init(i915, wal);
955 [ # # ]: 0 : else if (INTEL_GEN(i915) <= 8)
956 : : return;
957 : : else
958 : 0 : MISSING_CASE(INTEL_GEN(i915));
959 : : }
960 : :
961 : 0 : void intel_gt_init_workarounds(struct drm_i915_private *i915)
962 : : {
963 : 0 : struct i915_wa_list *wal = &i915->gt_wa_list;
964 : :
965 : 0 : wa_init_start(wal, "GT", "global");
966 : 0 : gt_init_workarounds(i915, wal);
967 : 0 : wa_init_finish(wal);
968 : 0 : }
969 : :
970 : : static enum forcewake_domains
971 : 0 : wal_get_fw_for_rmw(struct intel_uncore *uncore, const struct i915_wa_list *wal)
972 : : {
973 : 0 : enum forcewake_domains fw = 0;
974 : 0 : struct i915_wa *wa;
975 : 0 : unsigned int i;
976 : :
977 [ # # ]: 0 : for (i = 0, wa = wal->list; i < wal->count; i++, wa++)
978 : 0 : fw |= intel_uncore_forcewake_for_reg(uncore,
979 : : wa->reg,
980 : : FW_REG_READ |
981 : : FW_REG_WRITE);
982 : :
983 : 0 : return fw;
984 : : }
985 : :
986 : : static bool
987 : 0 : wa_verify(const struct i915_wa *wa, u32 cur, const char *name, const char *from)
988 : : {
989 [ # # ]: 0 : if ((cur ^ wa->val) & wa->read) {
990 : 0 : DRM_ERROR("%s workaround lost on %s! (%x=%x/%x, expected %x, mask=%x)\n",
991 : : name, from, i915_mmio_reg_offset(wa->reg),
992 : : cur, cur & wa->read,
993 : : wa->val, wa->mask);
994 : :
995 : 0 : return false;
996 : : }
997 : :
998 : : return true;
999 : : }
1000 : :
1001 : : static void
1002 : 0 : wa_list_apply(struct intel_uncore *uncore, const struct i915_wa_list *wal)
1003 : : {
1004 : 0 : enum forcewake_domains fw;
1005 : 0 : unsigned long flags;
1006 : 0 : struct i915_wa *wa;
1007 : 0 : unsigned int i;
1008 : :
1009 [ # # ]: 0 : if (!wal->count)
1010 : : return;
1011 : :
1012 : 0 : fw = wal_get_fw_for_rmw(uncore, wal);
1013 : :
1014 : 0 : spin_lock_irqsave(&uncore->lock, flags);
1015 : 0 : intel_uncore_forcewake_get__locked(uncore, fw);
1016 : :
1017 [ # # ]: 0 : for (i = 0, wa = wal->list; i < wal->count; i++, wa++) {
1018 : 0 : intel_uncore_rmw_fw(uncore, wa->reg, wa->mask, wa->val);
1019 : 0 : if (IS_ENABLED(CONFIG_DRM_I915_DEBUG_GEM))
1020 : : wa_verify(wa,
1021 : : intel_uncore_read_fw(uncore, wa->reg),
1022 : : wal->name, "application");
1023 : : }
1024 : :
1025 : 0 : intel_uncore_forcewake_put__locked(uncore, fw);
1026 : 0 : spin_unlock_irqrestore(&uncore->lock, flags);
1027 : : }
1028 : :
1029 : 0 : void intel_gt_apply_workarounds(struct intel_gt *gt)
1030 : : {
1031 : 0 : wa_list_apply(gt->uncore, >->i915->gt_wa_list);
1032 : 0 : }
1033 : :
1034 : 0 : static bool wa_list_verify(struct intel_uncore *uncore,
1035 : : const struct i915_wa_list *wal,
1036 : : const char *from)
1037 : : {
1038 : 0 : struct i915_wa *wa;
1039 : 0 : unsigned int i;
1040 : 0 : bool ok = true;
1041 : :
1042 [ # # ]: 0 : for (i = 0, wa = wal->list; i < wal->count; i++, wa++)
1043 : 0 : ok &= wa_verify(wa,
1044 : : intel_uncore_read(uncore, wa->reg),
1045 : : wal->name, from);
1046 : :
1047 : 0 : return ok;
1048 : : }
1049 : :
1050 : 0 : bool intel_gt_verify_workarounds(struct intel_gt *gt, const char *from)
1051 : : {
1052 : 0 : return wa_list_verify(gt->uncore, >->i915->gt_wa_list, from);
1053 : : }
1054 : :
1055 : : static inline bool is_nonpriv_flags_valid(u32 flags)
1056 : : {
1057 : : /* Check only valid flag bits are set */
1058 : : if (flags & ~RING_FORCE_TO_NONPRIV_MASK_VALID)
1059 : : return false;
1060 : :
1061 : : /* NB: Only 3 out of 4 enum values are valid for access field */
1062 : : if ((flags & RING_FORCE_TO_NONPRIV_ACCESS_MASK) ==
1063 : : RING_FORCE_TO_NONPRIV_ACCESS_INVALID)
1064 : : return false;
1065 : :
1066 : : return true;
1067 : : }
1068 : :
1069 : : static void
1070 : 0 : whitelist_reg_ext(struct i915_wa_list *wal, i915_reg_t reg, u32 flags)
1071 : : {
1072 : 0 : struct i915_wa wa = {
1073 : : .reg = reg
1074 : : };
1075 : :
1076 : 0 : if (GEM_DEBUG_WARN_ON(wal->count >= RING_MAX_NONPRIV_SLOTS))
1077 : : return;
1078 : :
1079 : 0 : if (GEM_DEBUG_WARN_ON(!is_nonpriv_flags_valid(flags)))
1080 : : return;
1081 : :
1082 : 0 : wa.reg.reg |= flags;
1083 : 0 : _wa_add(wal, &wa);
1084 : : }
1085 : :
1086 : : static void
1087 : 0 : whitelist_reg(struct i915_wa_list *wal, i915_reg_t reg)
1088 : : {
1089 : 0 : whitelist_reg_ext(wal, reg, RING_FORCE_TO_NONPRIV_ACCESS_RW);
1090 : : }
1091 : :
1092 : 0 : static void gen9_whitelist_build(struct i915_wa_list *w)
1093 : : {
1094 : : /* WaVFEStateAfterPipeControlwithMediaStateClear:skl,bxt,glk,cfl */
1095 : 0 : whitelist_reg(w, GEN9_CTX_PREEMPT_REG);
1096 : :
1097 : : /* WaEnablePreemptionGranularityControlByUMD:skl,bxt,kbl,cfl,[cnl] */
1098 : 0 : whitelist_reg(w, GEN8_CS_CHICKEN1);
1099 : :
1100 : : /* WaAllowUMDToModifyHDCChicken1:skl,bxt,kbl,glk,cfl */
1101 : 0 : whitelist_reg(w, GEN8_HDC_CHICKEN1);
1102 : :
1103 : : /* WaSendPushConstantsFromMMIO:skl,bxt */
1104 : 0 : whitelist_reg(w, COMMON_SLICE_CHICKEN2);
1105 : 0 : }
1106 : :
1107 : 0 : static void skl_whitelist_build(struct intel_engine_cs *engine)
1108 : : {
1109 : 0 : struct i915_wa_list *w = &engine->whitelist;
1110 : :
1111 [ # # ]: 0 : if (engine->class != RENDER_CLASS)
1112 : : return;
1113 : :
1114 : 0 : gen9_whitelist_build(w);
1115 : :
1116 : : /* WaDisableLSQCROPERFforOCL:skl */
1117 : 0 : whitelist_reg(w, GEN8_L3SQCREG4);
1118 : : }
1119 : :
1120 : 0 : static void bxt_whitelist_build(struct intel_engine_cs *engine)
1121 : : {
1122 : 0 : if (engine->class != RENDER_CLASS)
1123 : : return;
1124 : :
1125 : 0 : gen9_whitelist_build(&engine->whitelist);
1126 : : }
1127 : :
1128 : 0 : static void kbl_whitelist_build(struct intel_engine_cs *engine)
1129 : : {
1130 : 0 : struct i915_wa_list *w = &engine->whitelist;
1131 : :
1132 [ # # ]: 0 : if (engine->class != RENDER_CLASS)
1133 : : return;
1134 : :
1135 : 0 : gen9_whitelist_build(w);
1136 : :
1137 : : /* WaDisableLSQCROPERFforOCL:kbl */
1138 : 0 : whitelist_reg(w, GEN8_L3SQCREG4);
1139 : : }
1140 : :
1141 : 0 : static void glk_whitelist_build(struct intel_engine_cs *engine)
1142 : : {
1143 : 0 : struct i915_wa_list *w = &engine->whitelist;
1144 : :
1145 [ # # ]: 0 : if (engine->class != RENDER_CLASS)
1146 : : return;
1147 : :
1148 : 0 : gen9_whitelist_build(w);
1149 : :
1150 : : /* WA #0862: Userspace has to set "Barrier Mode" to avoid hangs. */
1151 : 0 : whitelist_reg(w, GEN9_SLICE_COMMON_ECO_CHICKEN1);
1152 : : }
1153 : :
1154 : 0 : static void cfl_whitelist_build(struct intel_engine_cs *engine)
1155 : : {
1156 : 0 : struct i915_wa_list *w = &engine->whitelist;
1157 : :
1158 [ # # ]: 0 : if (engine->class != RENDER_CLASS)
1159 : : return;
1160 : :
1161 : 0 : gen9_whitelist_build(w);
1162 : :
1163 : : /*
1164 : : * WaAllowPMDepthAndInvocationCountAccessFromUMD:cfl,whl,cml,aml
1165 : : *
1166 : : * This covers 4 register which are next to one another :
1167 : : * - PS_INVOCATION_COUNT
1168 : : * - PS_INVOCATION_COUNT_UDW
1169 : : * - PS_DEPTH_COUNT
1170 : : * - PS_DEPTH_COUNT_UDW
1171 : : */
1172 : 0 : whitelist_reg_ext(w, PS_INVOCATION_COUNT,
1173 : : RING_FORCE_TO_NONPRIV_ACCESS_RD |
1174 : : RING_FORCE_TO_NONPRIV_RANGE_4);
1175 : : }
1176 : :
1177 : 0 : static void cnl_whitelist_build(struct intel_engine_cs *engine)
1178 : : {
1179 : 0 : struct i915_wa_list *w = &engine->whitelist;
1180 : :
1181 : 0 : if (engine->class != RENDER_CLASS)
1182 : : return;
1183 : :
1184 : : /* WaEnablePreemptionGranularityControlByUMD:cnl */
1185 : 0 : whitelist_reg(w, GEN8_CS_CHICKEN1);
1186 : : }
1187 : :
1188 : 0 : static void icl_whitelist_build(struct intel_engine_cs *engine)
1189 : : {
1190 : 0 : struct i915_wa_list *w = &engine->whitelist;
1191 : :
1192 [ # # # ]: 0 : switch (engine->class) {
1193 : 0 : case RENDER_CLASS:
1194 : : /* WaAllowUMDToModifyHalfSliceChicken7:icl */
1195 : 0 : whitelist_reg(w, GEN9_HALF_SLICE_CHICKEN7);
1196 : :
1197 : : /* WaAllowUMDToModifySamplerMode:icl */
1198 : 0 : whitelist_reg(w, GEN10_SAMPLER_MODE);
1199 : :
1200 : : /* WaEnableStateCacheRedirectToCS:icl */
1201 : 0 : whitelist_reg(w, GEN9_SLICE_COMMON_ECO_CHICKEN1);
1202 : :
1203 : : /*
1204 : : * WaAllowPMDepthAndInvocationCountAccessFromUMD:icl
1205 : : *
1206 : : * This covers 4 register which are next to one another :
1207 : : * - PS_INVOCATION_COUNT
1208 : : * - PS_INVOCATION_COUNT_UDW
1209 : : * - PS_DEPTH_COUNT
1210 : : * - PS_DEPTH_COUNT_UDW
1211 : : */
1212 : 0 : whitelist_reg_ext(w, PS_INVOCATION_COUNT,
1213 : : RING_FORCE_TO_NONPRIV_ACCESS_RD |
1214 : : RING_FORCE_TO_NONPRIV_RANGE_4);
1215 : 0 : break;
1216 : :
1217 : 0 : case VIDEO_DECODE_CLASS:
1218 : : /* hucStatusRegOffset */
1219 : 0 : whitelist_reg_ext(w, _MMIO(0x2000 + engine->mmio_base),
1220 : : RING_FORCE_TO_NONPRIV_ACCESS_RD);
1221 : : /* hucUKernelHdrInfoRegOffset */
1222 : 0 : whitelist_reg_ext(w, _MMIO(0x2014 + engine->mmio_base),
1223 : : RING_FORCE_TO_NONPRIV_ACCESS_RD);
1224 : : /* hucStatus2RegOffset */
1225 : 0 : whitelist_reg_ext(w, _MMIO(0x23B0 + engine->mmio_base),
1226 : : RING_FORCE_TO_NONPRIV_ACCESS_RD);
1227 : 0 : break;
1228 : :
1229 : : default:
1230 : : break;
1231 : : }
1232 : 0 : }
1233 : :
1234 : 0 : static void tgl_whitelist_build(struct intel_engine_cs *engine)
1235 : : {
1236 : 0 : struct i915_wa_list *w = &engine->whitelist;
1237 : :
1238 : 0 : switch (engine->class) {
1239 : 0 : case RENDER_CLASS:
1240 : : /*
1241 : : * WaAllowPMDepthAndInvocationCountAccessFromUMD:tgl
1242 : : *
1243 : : * This covers 4 registers which are next to one another :
1244 : : * - PS_INVOCATION_COUNT
1245 : : * - PS_INVOCATION_COUNT_UDW
1246 : : * - PS_DEPTH_COUNT
1247 : : * - PS_DEPTH_COUNT_UDW
1248 : : */
1249 : 0 : whitelist_reg_ext(w, PS_INVOCATION_COUNT,
1250 : : RING_FORCE_TO_NONPRIV_ACCESS_RD |
1251 : : RING_FORCE_TO_NONPRIV_RANGE_4);
1252 : 0 : break;
1253 : : default:
1254 : : break;
1255 : : }
1256 : : }
1257 : :
1258 : 0 : void intel_engine_init_whitelist(struct intel_engine_cs *engine)
1259 : : {
1260 : 0 : struct drm_i915_private *i915 = engine->i915;
1261 : 0 : struct i915_wa_list *w = &engine->whitelist;
1262 : :
1263 : 0 : wa_init_start(w, "whitelist", engine->name);
1264 : :
1265 [ # # ]: 0 : if (IS_GEN(i915, 12))
1266 [ # # ]: 0 : tgl_whitelist_build(engine);
1267 [ # # ]: 0 : else if (IS_GEN(i915, 11))
1268 : 0 : icl_whitelist_build(engine);
1269 [ # # ]: 0 : else if (IS_CANNONLAKE(i915))
1270 [ # # ]: 0 : cnl_whitelist_build(engine);
1271 [ # # ]: 0 : else if (IS_COFFEELAKE(i915))
1272 : 0 : cfl_whitelist_build(engine);
1273 [ # # ]: 0 : else if (IS_GEMINILAKE(i915))
1274 : 0 : glk_whitelist_build(engine);
1275 [ # # ]: 0 : else if (IS_KABYLAKE(i915))
1276 : 0 : kbl_whitelist_build(engine);
1277 [ # # ]: 0 : else if (IS_BROXTON(i915))
1278 [ # # ]: 0 : bxt_whitelist_build(engine);
1279 [ # # ]: 0 : else if (IS_SKYLAKE(i915))
1280 : 0 : skl_whitelist_build(engine);
1281 [ # # ]: 0 : else if (INTEL_GEN(i915) <= 8)
1282 : : return;
1283 : : else
1284 : 0 : MISSING_CASE(INTEL_GEN(i915));
1285 : :
1286 : 0 : wa_init_finish(w);
1287 : : }
1288 : :
1289 : 0 : void intel_engine_apply_whitelist(struct intel_engine_cs *engine)
1290 : : {
1291 : 0 : const struct i915_wa_list *wal = &engine->whitelist;
1292 : 0 : struct intel_uncore *uncore = engine->uncore;
1293 : 0 : const u32 base = engine->mmio_base;
1294 : 0 : struct i915_wa *wa;
1295 : 0 : unsigned int i;
1296 : :
1297 [ # # ]: 0 : if (!wal->count)
1298 : : return;
1299 : :
1300 [ # # ]: 0 : for (i = 0, wa = wal->list; i < wal->count; i++, wa++)
1301 : 0 : intel_uncore_write(uncore,
1302 : 0 : RING_FORCE_TO_NONPRIV(base, i),
1303 : : i915_mmio_reg_offset(wa->reg));
1304 : :
1305 : : /* And clear the rest just in case of garbage */
1306 [ # # ]: 0 : for (; i < RING_MAX_NONPRIV_SLOTS; i++)
1307 : 0 : intel_uncore_write(uncore,
1308 : 0 : RING_FORCE_TO_NONPRIV(base, i),
1309 : 0 : i915_mmio_reg_offset(RING_NOPID(base)));
1310 : : }
1311 : :
1312 : : static void
1313 : : rcs_engine_wa_init(struct intel_engine_cs *engine, struct i915_wa_list *wal)
1314 : : {
1315 : : struct drm_i915_private *i915 = engine->i915;
1316 : :
1317 : : if (IS_TGL_REVID(i915, TGL_REVID_A0, TGL_REVID_A0)) {
1318 : : /* Wa_1606700617:tgl */
1319 : : wa_masked_en(wal,
1320 : : GEN9_CS_DEBUG_MODE1,
1321 : : FF_DOP_CLOCK_GATE_DISABLE);
1322 : :
1323 : : /* Wa_1607138336:tgl */
1324 : : wa_write_or(wal,
1325 : : GEN9_CTX_PREEMPT_REG,
1326 : : GEN12_DISABLE_POSH_BUSY_FF_DOP_CG);
1327 : :
1328 : : /* Wa_1607030317:tgl */
1329 : : /* Wa_1607186500:tgl */
1330 : : /* Wa_1607297627:tgl */
1331 : : wa_masked_en(wal,
1332 : : GEN6_RC_SLEEP_PSMI_CONTROL,
1333 : : GEN12_WAIT_FOR_EVENT_POWER_DOWN_DISABLE |
1334 : : GEN8_RC_SEMA_IDLE_MSG_DISABLE);
1335 : :
1336 : : /*
1337 : : * Wa_1606679103:tgl
1338 : : * (see also Wa_1606682166:icl)
1339 : : */
1340 : : wa_write_or(wal,
1341 : : GEN7_SARCHKMD,
1342 : : GEN7_DISABLE_SAMPLER_PREFETCH);
1343 : : }
1344 : :
1345 : : if (IS_GEN(i915, 11)) {
1346 : : /* This is not an Wa. Enable for better image quality */
1347 : : wa_masked_en(wal,
1348 : : _3D_CHICKEN3,
1349 : : _3D_CHICKEN3_AA_LINE_QUALITY_FIX_ENABLE);
1350 : :
1351 : : /* WaPipelineFlushCoherentLines:icl */
1352 : : wa_write_or(wal,
1353 : : GEN8_L3SQCREG4,
1354 : : GEN8_LQSC_FLUSH_COHERENT_LINES);
1355 : :
1356 : : /*
1357 : : * Wa_1405543622:icl
1358 : : * Formerly known as WaGAPZPriorityScheme
1359 : : */
1360 : : wa_write_or(wal,
1361 : : GEN8_GARBCNTL,
1362 : : GEN11_ARBITRATION_PRIO_ORDER_MASK);
1363 : :
1364 : : /*
1365 : : * Wa_1604223664:icl
1366 : : * Formerly known as WaL3BankAddressHashing
1367 : : */
1368 : : wa_write_masked_or(wal,
1369 : : GEN8_GARBCNTL,
1370 : : GEN11_HASH_CTRL_EXCL_MASK,
1371 : : GEN11_HASH_CTRL_EXCL_BIT0);
1372 : : wa_write_masked_or(wal,
1373 : : GEN11_GLBLINVL,
1374 : : GEN11_BANK_HASH_ADDR_EXCL_MASK,
1375 : : GEN11_BANK_HASH_ADDR_EXCL_BIT0);
1376 : :
1377 : : /*
1378 : : * Wa_1405733216:icl
1379 : : * Formerly known as WaDisableCleanEvicts
1380 : : */
1381 : : wa_write_or(wal,
1382 : : GEN8_L3SQCREG4,
1383 : : GEN11_LQSC_CLEAN_EVICT_DISABLE);
1384 : :
1385 : : /* WaForwardProgressSoftReset:icl */
1386 : : wa_write_or(wal,
1387 : : GEN10_SCRATCH_LNCF2,
1388 : : PMFLUSHDONE_LNICRSDROP |
1389 : : PMFLUSH_GAPL3UNBLOCK |
1390 : : PMFLUSHDONE_LNEBLK);
1391 : :
1392 : : /* Wa_1406609255:icl (pre-prod) */
1393 : : if (IS_ICL_REVID(i915, ICL_REVID_A0, ICL_REVID_B0))
1394 : : wa_write_or(wal,
1395 : : GEN7_SARCHKMD,
1396 : : GEN7_DISABLE_DEMAND_PREFETCH);
1397 : :
1398 : : /* Wa_1606682166:icl */
1399 : : wa_write_or(wal,
1400 : : GEN7_SARCHKMD,
1401 : : GEN7_DISABLE_SAMPLER_PREFETCH);
1402 : :
1403 : : /* Wa_1409178092:icl */
1404 : : wa_write_masked_or(wal,
1405 : : GEN11_SCRATCH2,
1406 : : GEN11_COHERENT_PARTIAL_WRITE_MERGE_ENABLE,
1407 : : 0);
1408 : : }
1409 : :
1410 : : if (IS_GEN_RANGE(i915, 9, 11)) {
1411 : : /* FtrPerCtxtPreemptionGranularityControl:skl,bxt,kbl,cfl,cnl,icl */
1412 : : wa_masked_en(wal,
1413 : : GEN7_FF_SLICE_CS_CHICKEN1,
1414 : : GEN9_FFSC_PERCTX_PREEMPT_CTRL);
1415 : : }
1416 : :
1417 : : if (IS_SKYLAKE(i915) || IS_KABYLAKE(i915) || IS_COFFEELAKE(i915)) {
1418 : : /* WaEnableGapsTsvCreditFix:skl,kbl,cfl */
1419 : : wa_write_or(wal,
1420 : : GEN8_GARBCNTL,
1421 : : GEN9_GAPS_TSV_CREDIT_DISABLE);
1422 : : }
1423 : :
1424 : : if (IS_BROXTON(i915)) {
1425 : : /* WaDisablePooledEuLoadBalancingFix:bxt */
1426 : : wa_masked_en(wal,
1427 : : FF_SLICE_CS_CHICKEN2,
1428 : : GEN9_POOLED_EU_LOAD_BALANCING_FIX_DISABLE);
1429 : : }
1430 : :
1431 : : if (IS_GEN(i915, 9)) {
1432 : : /* WaContextSwitchWithConcurrentTLBInvalidate:skl,bxt,kbl,glk,cfl */
1433 : : wa_masked_en(wal,
1434 : : GEN9_CSFE_CHICKEN1_RCS,
1435 : : GEN9_PREEMPT_GPGPU_SYNC_SWITCH_DISABLE);
1436 : :
1437 : : /* WaEnableLbsSlaRetryTimerDecrement:skl,bxt,kbl,glk,cfl */
1438 : : wa_write_or(wal,
1439 : : BDW_SCRATCH1,
1440 : : GEN9_LBS_SLA_RETRY_TIMER_DECREMENT_ENABLE);
1441 : :
1442 : : /* WaProgramL3SqcReg1DefaultForPerf:bxt,glk */
1443 : : if (IS_GEN9_LP(i915))
1444 : : wa_write_masked_or(wal,
1445 : : GEN8_L3SQCREG1,
1446 : : L3_PRIO_CREDITS_MASK,
1447 : : L3_GENERAL_PRIO_CREDITS(62) |
1448 : : L3_HIGH_PRIO_CREDITS(2));
1449 : :
1450 : : /* WaOCLCoherentLineFlush:skl,bxt,kbl,cfl */
1451 : : wa_write_or(wal,
1452 : : GEN8_L3SQCREG4,
1453 : : GEN8_LQSC_FLUSH_COHERENT_LINES);
1454 : : }
1455 : : }
1456 : :
1457 : : static void
1458 : : xcs_engine_wa_init(struct intel_engine_cs *engine, struct i915_wa_list *wal)
1459 : : {
1460 : : struct drm_i915_private *i915 = engine->i915;
1461 : :
1462 : : /* WaKBLVECSSemaphoreWaitPoll:kbl */
1463 : : if (IS_KBL_REVID(i915, KBL_REVID_A0, KBL_REVID_E0)) {
1464 : : wa_write(wal,
1465 : : RING_SEMA_WAIT_POLL(engine->mmio_base),
1466 : : 1);
1467 : : }
1468 : : }
1469 : :
1470 : : static void
1471 : 0 : engine_init_workarounds(struct intel_engine_cs *engine, struct i915_wa_list *wal)
1472 : : {
1473 : 0 : if (I915_SELFTEST_ONLY(INTEL_GEN(engine->i915) < 8))
1474 : : return;
1475 : :
1476 [ # # ]: 0 : if (engine->class == RENDER_CLASS)
1477 : 0 : rcs_engine_wa_init(engine, wal);
1478 : : else
1479 : 0 : xcs_engine_wa_init(engine, wal);
1480 : : }
1481 : :
1482 : 0 : void intel_engine_init_workarounds(struct intel_engine_cs *engine)
1483 : : {
1484 : 0 : struct i915_wa_list *wal = &engine->wa_list;
1485 : :
1486 [ # # ]: 0 : if (INTEL_GEN(engine->i915) < 8)
1487 : : return;
1488 : :
1489 : 0 : wa_init_start(wal, "engine", engine->name);
1490 : 0 : engine_init_workarounds(engine, wal);
1491 : 0 : wa_init_finish(wal);
1492 : : }
1493 : :
1494 : 0 : void intel_engine_apply_workarounds(struct intel_engine_cs *engine)
1495 : : {
1496 : 0 : wa_list_apply(engine->uncore, &engine->wa_list);
1497 : 0 : }
1498 : :
1499 : : static struct i915_vma *
1500 : 0 : create_scratch(struct i915_address_space *vm, int count)
1501 : : {
1502 : 0 : struct drm_i915_gem_object *obj;
1503 : 0 : struct i915_vma *vma;
1504 : 0 : unsigned int size;
1505 : 0 : int err;
1506 : :
1507 : 0 : size = round_up(count * sizeof(u32), PAGE_SIZE);
1508 : 0 : obj = i915_gem_object_create_internal(vm->i915, size);
1509 [ # # ]: 0 : if (IS_ERR(obj))
1510 : : return ERR_CAST(obj);
1511 : :
1512 : 0 : i915_gem_object_set_cache_coherency(obj, I915_CACHE_LLC);
1513 : :
1514 : 0 : vma = i915_vma_instance(obj, vm, NULL);
1515 [ # # ]: 0 : if (IS_ERR(vma)) {
1516 : 0 : err = PTR_ERR(vma);
1517 : 0 : goto err_obj;
1518 : : }
1519 : :
1520 [ # # ]: 0 : err = i915_vma_pin(vma, 0, 0,
1521 : : i915_vma_is_ggtt(vma) ? PIN_GLOBAL : PIN_USER);
1522 [ # # ]: 0 : if (err)
1523 : 0 : goto err_obj;
1524 : :
1525 : : return vma;
1526 : :
1527 : 0 : err_obj:
1528 : 0 : i915_gem_object_put(obj);
1529 : 0 : return ERR_PTR(err);
1530 : : }
1531 : :
1532 : : static const struct {
1533 : : u32 start;
1534 : : u32 end;
1535 : : } mcr_ranges_gen8[] = {
1536 : : { .start = 0x5500, .end = 0x55ff },
1537 : : { .start = 0x7000, .end = 0x7fff },
1538 : : { .start = 0x9400, .end = 0x97ff },
1539 : : { .start = 0xb000, .end = 0xb3ff },
1540 : : { .start = 0xe000, .end = 0xe7ff },
1541 : : {},
1542 : : };
1543 : :
1544 : 0 : static bool mcr_range(struct drm_i915_private *i915, u32 offset)
1545 : : {
1546 : 0 : int i;
1547 : :
1548 [ # # ]: 0 : if (INTEL_GEN(i915) < 8)
1549 : : return false;
1550 : :
1551 : : /*
1552 : : * Registers in these ranges are affected by the MCR selector
1553 : : * which only controls CPU initiated MMIO. Routing does not
1554 : : * work for CS access so we cannot verify them on this path.
1555 : : */
1556 [ # # ]: 0 : for (i = 0; mcr_ranges_gen8[i].start; i++)
1557 [ # # ]: 0 : if (offset >= mcr_ranges_gen8[i].start &&
1558 [ # # ]: 0 : offset <= mcr_ranges_gen8[i].end)
1559 : : return true;
1560 : :
1561 : : return false;
1562 : : }
1563 : :
1564 : : static int
1565 : : wa_list_srm(struct i915_request *rq,
1566 : : const struct i915_wa_list *wal,
1567 : : struct i915_vma *vma)
1568 : : {
1569 : : struct drm_i915_private *i915 = rq->i915;
1570 : : unsigned int i, count = 0;
1571 : : const struct i915_wa *wa;
1572 : : u32 srm, *cs;
1573 : :
1574 : : srm = MI_STORE_REGISTER_MEM | MI_SRM_LRM_GLOBAL_GTT;
1575 : : if (INTEL_GEN(i915) >= 8)
1576 : : srm++;
1577 : :
1578 : : for (i = 0, wa = wal->list; i < wal->count; i++, wa++) {
1579 : : if (!mcr_range(i915, i915_mmio_reg_offset(wa->reg)))
1580 : : count++;
1581 : : }
1582 : :
1583 : : cs = intel_ring_begin(rq, 4 * count);
1584 : : if (IS_ERR(cs))
1585 : : return PTR_ERR(cs);
1586 : :
1587 : : for (i = 0, wa = wal->list; i < wal->count; i++, wa++) {
1588 : : u32 offset = i915_mmio_reg_offset(wa->reg);
1589 : :
1590 : : if (mcr_range(i915, offset))
1591 : : continue;
1592 : :
1593 : : *cs++ = srm;
1594 : : *cs++ = offset;
1595 : : *cs++ = i915_ggtt_offset(vma) + sizeof(u32) * i;
1596 : : *cs++ = 0;
1597 : : }
1598 : : intel_ring_advance(rq, cs);
1599 : :
1600 : : return 0;
1601 : : }
1602 : :
1603 : 0 : static int engine_wa_list_verify(struct intel_context *ce,
1604 : : const struct i915_wa_list * const wal,
1605 : : const char *from)
1606 : : {
1607 : 0 : const struct i915_wa *wa;
1608 : 0 : struct i915_request *rq;
1609 : 0 : struct i915_vma *vma;
1610 : 0 : unsigned int i;
1611 : 0 : u32 *results;
1612 : 0 : int err;
1613 : :
1614 [ # # ]: 0 : if (!wal->count)
1615 : : return 0;
1616 : :
1617 : 0 : vma = create_scratch(&ce->engine->gt->ggtt->vm, wal->count);
1618 [ # # ]: 0 : if (IS_ERR(vma))
1619 : 0 : return PTR_ERR(vma);
1620 : :
1621 : 0 : intel_engine_pm_get(ce->engine);
1622 : 0 : rq = intel_context_create_request(ce);
1623 : 0 : intel_engine_pm_put(ce->engine);
1624 [ # # ]: 0 : if (IS_ERR(rq)) {
1625 : 0 : err = PTR_ERR(rq);
1626 : 0 : goto err_vma;
1627 : : }
1628 : :
1629 : 0 : err = wa_list_srm(rq, wal, vma);
1630 [ # # ]: 0 : if (err)
1631 : 0 : goto err_vma;
1632 : :
1633 [ # # ]: 0 : i915_request_get(rq);
1634 : 0 : i915_request_add(rq);
1635 [ # # ]: 0 : if (i915_request_wait(rq, 0, HZ / 5) < 0) {
1636 : 0 : err = -ETIME;
1637 : 0 : goto err_rq;
1638 : : }
1639 : :
1640 : 0 : results = i915_gem_object_pin_map(vma->obj, I915_MAP_WB);
1641 [ # # ]: 0 : if (IS_ERR(results)) {
1642 : 0 : err = PTR_ERR(results);
1643 : 0 : goto err_rq;
1644 : : }
1645 : :
1646 : 0 : err = 0;
1647 [ # # ]: 0 : for (i = 0, wa = wal->list; i < wal->count; i++, wa++) {
1648 [ # # # # ]: 0 : if (mcr_range(rq->i915, i915_mmio_reg_offset(wa->reg)))
1649 : 0 : continue;
1650 : :
1651 [ # # ]: 0 : if (!wa_verify(wa, results[i], wal->name, from))
1652 : 0 : err = -ENXIO;
1653 : : }
1654 : :
1655 : 0 : i915_gem_object_unpin_map(vma->obj);
1656 : :
1657 : 0 : err_rq:
1658 : 0 : i915_request_put(rq);
1659 : 0 : err_vma:
1660 : 0 : i915_vma_unpin(vma);
1661 : 0 : i915_vma_put(vma);
1662 : 0 : return err;
1663 : : }
1664 : :
1665 : 0 : int intel_engine_verify_workarounds(struct intel_engine_cs *engine,
1666 : : const char *from)
1667 : : {
1668 : 0 : return engine_wa_list_verify(engine->kernel_context,
1669 : 0 : &engine->wa_list,
1670 : : from);
1671 : : }
1672 : :
1673 : : #if IS_ENABLED(CONFIG_DRM_I915_SELFTEST)
1674 : : #include "selftest_workarounds.c"
1675 : : #endif
|